首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:909891
 
资料名称:ADS7805UB
 
文件大小: 135K
   
说明
 
介绍:
16-Bit 10ms Sampling CMOS ANALOG-to-DIGITAL CONVERTER
 
 


: 点此下载
  浏览型号ADS7805UB的Datasheet PDF文件第3页
3
浏览型号ADS7805UB的Datasheet PDF文件第4页
4
浏览型号ADS7805UB的Datasheet PDF文件第5页
5
浏览型号ADS7805UB的Datasheet PDF文件第6页
6

7
浏览型号ADS7805UB的Datasheet PDF文件第8页
8
浏览型号ADS7805UB的Datasheet PDF文件第9页
9
浏览型号ADS7805UB的Datasheet PDF文件第10页
10
浏览型号ADS7805UB的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
®
ADS7805
7
基本 运作
图示 1 显示 一个 基本 电路 至 运作 这 ads7805 和
一个 全部 并行的 数据 输出. 带去 r/c (管脚 24) 低 为 一个
最小 的 40ns (7
µ
s 最大值) 将 initiate 一个 转换.
busy (管脚 26) 将 go 低 和 停留 低 直到 这
转换 是 完成 和 这 输出 寄存器 是 向上-
dated. 数据 将 是 输出 在 二进制的 二’s complement
和 这 msb 在 管脚 6. busy going 高 能 是 使用 至
获得 这 数据. 所有 转变 commands 将 是 ignored 当
busy 是 低.
这 ads7805 将 begin 追踪 这 输入 信号 在 这 终止
的 这 转换. 准许 10
µ
s 在 转变 com-
mands assures 精确 acquisition 的 一个 新 信号.
这 补偿 和 增益 是 调整 内部 至 准许 外部
修整 和 一个 单独的 供应. 这 外部 电阻器 com-
pensate 为 这个 调整 和 能 是 left 输出 如果 这 补偿
和 增益 将 是 corrected 在 软件 (谈及 至 这
calibra-
tion
部分).
开始 一个转换
这 结合体 的 cs (管脚 25) 和 r/c (管脚 24) 低 为
一个 最小 的 40ns 立即 puts 这 样本/支撑 的 这
ads7805 在 这 支撑 状态 和 开始 转换 ‘n’. busy
(管脚 26) 将 go 低 和 停留 低 直到 转换 ‘n’ 是
完成 和 这 内部的 输出 寄存器 有 被 updated.
所有 新 转变 commands 在 busy 低 将 是
ignored. cs 和/或者 r/c 必须 go 高 在之前 busy 变得
高 或者 一个 新 转换 将 是 initiated 没有 suffi-
cient 时间 至 acquire 一个 新 信号.
这 ads7805 将 begin 追踪 这 输入 信号 在 这 终止
的 这 转换. 准许 10
µ
s 在 转变 com-
mands assures 精确 acquisition 的 一个 新 信号. 谈及 至
图示 1. 基本 运作.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
ADS7805
200
33.2k
+5V
0.1µf
10µF
+
+
2.2µf
+
+
2.2µf
转变 脉冲波
40ns min
6µs 最大值
B4
B5
B6
B7
B2
B1
b0 (lsb)
B3
B10
B9
B8
B11
B12
B13
B14
b15 (msb)
表格 ii 为 一个 summary 的 cs, r/c, 和 busy states 和
计算数量 3 通过 5 为 定时 图解.
cs 和 r/c 是 内部 或者’d 和 水平的 triggered. 那里
是 不 一个 必要条件 这个 输入 变得 低 第一 当
初始的 一个 转换. 如果, 不管怎样, 它 是 核心的 那 cs 或者
r/c initiates 转换 ‘n’, 是 确信 这 较少 核心的 输入 是
低 在 least 10ns 较早的 至 这 初始的 输入.
至 减少 这 号码 的 控制 管脚, cs 能 是 系 低
使用 r/c 至 控制 这 读 和 转变 模式. 这个 将
有 非 效应 当 使用 这 内部的 数据 时钟 在 这 串行
输出 模式. 不管怎样, 这 并行的 输出 将 变为
起作用的 whenever r/c 变得 高. 谈及 至 这
数据
部分.
CS r/c BUSY 运作
1 X X 毫无. databus 是 在 hi-z 状态.
0 1 initiates 转换 “n”. databus 仍然是
在 hi-z 状态.
0
1 initiates 转换 “n”. databus enters hi-z
状态.
01
转换 “n” 完成. 有效的 数据 从
转换 “n” 在 这 databus.
1 1 使能 databus 和 有效的 数据 从
转换 “n”.
1 0 使能 databus 和 有效的 数据 从
转换 “n-1”
(1)
. 转换 n 在 progress.
0
0 使能 databus 和 有效的 数据 从
转换 “n-1”
(1)
. 转换 “n” 在 progress.
00
新 转换 initiated 没有 acquisition
的 一个 新 信号. 数据 将 是 invalid. cs 和/或者
r/c 必须 是 高 当 busy 变得 高.
X X 0 新 转变 commands ignored. 转换
“n” 在 progress.
便条: (1) 看 计算数量 3 和 4 为 constraints 在 数据 有效的 从
转换 “n-1”.
表格 ii. 控制 线条 功能 为 “read” 和 “convert”.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com