应用 Hints
(持续)
逻辑 输入 为 信号 延迟, 计算 这 斜度 的 这 波-
表格 在 这 门槛 要点 至 确保 那 它 是 在 least
1.0 v/µs.
抽样 动态 信号
样本 错误 至 移动的 输入 信号 probably 导致 更多
confusion among 样本-和-支撑 用户 比 任何 其它 pa-
rameter. 这 primary reason 为 这个 是 那 许多 用户 制造
这 assumption 那 这 样本 和 支撑 放大器 是 truly
锁 在 至 这 输入 信号 当 在 这 样本 模式. 在 交流-
tuality, 那里 是 finite 阶段 延迟 通过 这 电路 creat-
ing 一个 输入-输出 差别的 为 快 移动的 信号. 在 ad-
dition, 虽然 这 输出 将 有 settled, 这 支撑
电容 有 一个 额外的 lag 预定的 至 这 300
Ω
序列 resis-
tor 在 这 碎片. 这个 意思 那 在 这 moment 这 “hold”
command arrives, 这 支撑 电容 电压 将 是 一些-
what 不同的 比 这 真实的 相似物 输入. 这 效应 的
这些 延迟 是 opposite 至 这 效应 创建 用 延迟 在 这
逻辑 这个 switches 这 电路 从 样本 至 支撑. 为 ex-
ample, 考虑 一个 相似物 输入 的 20 vp-p 在 10 khz. maxi-
mum dv/dt 是 0.6 v/µs. 和 非 相似物 阶段 延迟 和 100
ns 逻辑 延迟, 一个 可以 expect 向上 至 (0.1 µs) (0.6v/µs)
= 60 mVerror 如果 这 “hold” 信号 arrived near 最大 dv/dt
的 这 输入. 一个 积极的-going 输入 将 给 一个 +60 mV er-
ror. Now 假设 一个 1 MHz (3 db) 带宽 为 这 整体的
相似物 循环. 这个 发生 一个 阶段 延迟 的 160 ns. 如果 这
支撑 电容 sees 这个 精确的 延迟, 然后 错误 预定的 至 相似物
延迟 将 是 (0.16 µs) (0.6 v/µs) = −96 mv. 总的 输出 错误
是 +60 mV (数字的) −96 mV (相似物) 为 一个 总的 的 −36 mv. 至
增加 至 这 confusion, 相似物 延迟 是 proportioned 至 支撑
电容 值 当 数字的 延迟 仍然是 常量. 一个 家族
的 曲线 (动态 抽样 错误) 是 包含 至 帮助 esti-
mate errors.
一个 曲线 labeled
Aperture 时间
有 被 包含 为 sam-
pling 情况 在哪里 这 输入 是 稳步的 在 这 sam-
pling 时期, 但是 将 experience 一个 sudden 改变 nearly
coincident 和 这 “hold” command. 这个 曲线 是 为基础 在
一个 1 mV 错误 喂养 在 这 输出.
一个 第二 曲线,
支撑 安排好 时间
indicates 这 时间 re-
quired 为 这 输出 至 settle 至 1 mV 之后 这 “hold” com-
mand.
数字的 Feedthrough
快 上升 时间 逻辑 信号 能 导致 支撑 errors 用 feeding
externally 在 这 相似物 输入 在 这 一样 时间 这 放大器
是 放 在 这 支撑 模式. 至 降低 这个 问题, 板
布局 应当 保持 逻辑 线条 作 far 作 可能 从 这
相似物 输入 和 这 C
h
管脚. Grounded guarding 查出 将
也 是 使用 周围 这 输入 线条, 特别 如果 它 是 驱动
从 一个 高 阻抗 源. 减少 高 振幅
逻辑 信号 至 2.5v 将 也 帮助.
Guarding 技巧
ds005692-5
使用 10-管脚 布局. 守卫 周围 C
h
是 系 至 输出.
lf198/lf298/lf398, lf198a/lf398a
www.国家的.com7