首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1017608
 
资料名称:MAX534BCEE
 
文件大小: 125K
   
说明
 
介绍:
+5V, Low-Power, 8-Bit Quad DAC with Rail-to-Rail Output Buffers
 
 


: 点此下载
  浏览型号MAX534BCEE的Datasheet PDF文件第4页
4
浏览型号MAX534BCEE的Datasheet PDF文件第5页
5
浏览型号MAX534BCEE的Datasheet PDF文件第6页
6
浏览型号MAX534BCEE的Datasheet PDF文件第7页
7

8
浏览型号MAX534BCEE的Datasheet PDF文件第9页
9
浏览型号MAX534BCEE的Datasheet PDF文件第10页
10
浏览型号MAX534BCEE的Datasheet PDF文件第11页
11
浏览型号MAX534BCEE的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MAX534
+5v, 低-电源, 8-位 四方形 dac
和 栏杆-至-栏杆 输出 缓存区
8 _______________________________________________________________________________________
_______________详细地 描述
串行 接口
在 电源-在, 这 串行 接口 和 所有 数字的-至-
相似物 转换器 (dacs) 是 cleared 和 设置 至 代号
零. 这 串行 数据 输出 (dout) 是 设置 至 转变
在 sclk’s 下落 边缘.
这 max534 communicates 和 微处理器
通过 一个 同步的, 全部-duplex, 3-线 接口
(图示 1). 数据 是 sent msb 第一 和 能 是 transmit-
ted 在 一个 4-位 和 一个 8-位 (字节) 小包装板盒 或者 在 一个
12-位 文字. 如果 一个 16-位 文字 是 使用, 这 第一 四 位
是 ignored. 一个 4-线 接口 adds 一个 线条 为
LDAC
和 准许 异步的 updating. 这 串行 时钟
(sclk) synchronizes 这 数据 转移. 数据 是 transmit-
ted 和 received 同时发生地.
图示 2 显示 这 详细地 串行-接口 定时.
请 便条 那 这 时钟 应当 是 低 如果 它 是 stopped
在 updates. dout 做 不 go 在 一个 高-
阻抗 状态 如果 这 时钟 idles 或者
CS
是 高.
串行 数据 是 clocked 在 这 数据 寄存器 在 msb-第一
format, 和 这 地址 和 配置 信息
preceding 这 真实的 dac 数据. 数据 是 clocked 在 在
sclk’s rising 边缘 当
CS
是 低. 数据 在 dout 是
clocked 输出 12 时钟 循环 后来的, 也 在 sclk’s 下落
边缘 (default 或者 模式 0) 或者 rising 边缘 (模式 1).
碎片 选择 (
CS
) 必须 是 低 至 使能 这 dac. 如果
CS
是 高, 这 接口 是 无能 和 dout 仍然是
不变.
CS
必须 go 低 在 least 40ns 在之前 这
第一 rising 边缘 的 这 时钟 脉冲波 至 合适的 时钟 在
这 第一 位. 和
CS
低, 数据 是 clocked 在 这
max534’s 内部的 变换 寄存器 在 这 rising 边缘 的
这 外部 串行 时钟. 总是 时钟 在 这 全部 12 位
因为 各自 时间
CS
变得 高 这 位 目前 在
这 输入 变换 寄存器 是 interpreted 作 一个 command.
sclk 能 是 驱动 在 比率 向上 至 10mhz.
串行 输入 数据 format 和 控制 代号
这 12-位 串行 输入 format 显示 在 图示 3 com-
prises 二 dac 地址 位 (a1, a0), 二 控制 位
(c1, c0), 和 第八 位 的 数据 (d7...d0).
这 4-位 地址/控制 代号 configures 这 dac 作
显示 在 表格 1.
加载 输入 寄存器, dac 寄存器 不变
(单独的 更新 运作)
当 performing 一个 单独的 更新 运作, a1 和 a0
选择 这 各自的 输入 寄存器. 在 这 rising 边缘
CS
, 这 选择 输入 寄存器 是 承载 和 这 cur-
rent 变换-寄存器 数据. 所有 dac 输出 仍然是
不变. 这个 preloads 单独的 数据 在 这 输入
寄存器 没有 changing 这 dac 输出.
加载 输入 和 dac 寄存器
这个 command 直接地 负载 这 选择 dac 寄存器
CS
’s rising 边缘. a1 和 a0 设置 这 dac 地址.
电流 变换-寄存器 数据 是 放置 在 这 选择
输入 和 dac 寄存器.
为 例子, 至 加载 所有 四 dac 寄存器 同时发生地
和 单独的 settings (dac 一个 = 1v, dac b = 2v,
dac c = 3v, 和 dac d = 4v), 四 commands 是
必需的. 第一, 执行 三 单独的 输入 寄存器
更新 行动 为 dacs 一个, b, 和 c (c1 = 0). 这
最终 command 负载 输入 寄存器 d 和 updates 所有
四 dac 寄存器 从 它们的 各自的 输入 寄存器.
软件 “
LDAC
” command
当 这个 command 是 initiated, 所有 dac 寄存器 是
updated 和 这 内容 的 它们的 各自的 输入 reg-
isters 在
CS
’s rising 边缘. 和 这 例外 的 使用
CS
至 execute, 这个 执行 这 一样 函数 作 这
异步的
ldac.
图示 3. 串行 输入 format
这个 是 这 第一 位 shifted 在
a1 a0 c1 c0 d7 d6
...
 d1 d0
DIN
DOUT
控制 and
地址 位
8-位 dac 数据
MSB
LSB
(
LDAC
= h)
(
LDAC
= 1)
(
LDAC
= h)
8-位 data0 1address
D0
D1D2D3D4D5D6D7
C0
C1
A0
A1
8-位 data1 1address
D0
D1D2D3D4D5D6D7
C0
C1
A0
A1
xxx xx xxx0 00 1
D0D1D2D3D4D5D6D7C0
C1
A0
A1
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com