iso-cmos
MT8952B
3-63
表格 1. 寄存器 地址
11 CS
碎片 选择 输入
- 这个 是 一个 起作用的 低 输入 enabling 这 读 或者 写 运作 至
各种各样的 寄存器 在 这 协议 控制.
12 E
使能 时钟 输入
- 这个 输入 activates 这 地址 总线 和 r/w 输入 和 使能
数据 transfers 在 这 数据 总线.
13 r/w
读/写 控制 -
这个 输入 控制 这 方向 的 数据 flow 在 这 数据 总线. 当
高, 这 i/o 缓存区 acts 作 一个 输出 驱动器 和 作 一个 输入 缓存区 当 低.
14 V
SS
地面 (0 volt).
15-22 d0-d7
双向的 数据 总线 -
这些 数据 总线 i/o 端口 准许 这 数据 转移 在 这
hdlc 协议 控制 和 这 微处理器.
23 REOP
receive 终止 的 小包装板盒 (输出) -
这个 是 一个 高 going 脉冲波 那 occurs 为 一个 位
持续时间 当 一个 closing flag 是 发现 在 这 新当选的 packets, 或者 这 新当选的 小包装板盒 是
aborted, 或者 当 一个 invalid 小包装板盒 的 24 或者 更多 位 是 received.
24 TEOP
transmit 终止 的 小包装板盒 (输出) -
这个 是 一个 高 going 脉冲波 那 occurs 为 一个 位
持续时间 当 一个 小包装板盒 是 transmitted correctly 或者 aborted.
25 CKi
时钟 输入 (位 比率 时钟 或者 2 x 位 比率 时钟 在 st-总线 format 当 在 这 内部的
定时 模式 和 位 比率 时钟 在 这 外部 定时 模式)
- 这个 是 这 时钟 输入
使用 为 shifting 在/输出 这 formatted packets. 它 能 是 在 位 比率 (c2i) 或者 两次 这 位 比率
(c4i) 在 st-总线 format 当 这 协议 控制 是 在 这 内部的 定时 模式.
whether 这 时钟 应当 是 c2i (典型地 2.048 mhz) 或者 c4i (典型地 4.096 mhz) 是
decided 用 这 brck 位 在 这 定时 控制 寄存器. 如果 这 协议 控制 是 在 这
外部 定时 模式, 它 是 在 这 位 比率.
26 F0i
框架 脉冲波 输入 -
这个 是 这 框架 脉冲波 输入 在 st-总线 format 至 establish 这
beginning 的 这 框架 在 这 内部的 定时 模式. 这个 是 也 这 信号 clocking 这
看门狗 计时器.
27 RST
重置 输入 -
这个 是 一个 起作用的 低 施密特 触发 输入, resetting 所有 这 寄存器
包含 这 transmit 和 receive fifos 和 这 看门狗 计时器.
28 V
DD
供应 (5 伏特).
地址 位 寄存器
A3 A2 A1 A0 读 写
0 0 0 0 先进先出 状态 -
0 0 0 1 receive 数据 transmit 数据
0 0 1 0 控制 控制
0 0 1 1 receive 地址 receive 地址
0 1 0 0 c-频道 控制 (transmit) c-频道 控制 (transmit)
0 1 0 1 定时 控制 定时 控制
0 1 1 0 中断 标记 看门狗 计时器
0 1 1 1 中断 使能 中断 使能
1 0 0 0 一般 状态 -
1 0 0 1 c-频道 状态 (receive) -
管脚 描述 (持续)
管脚 非. 名字 描述