应用 信息
(持续)
µPOT LADDER ARCHITECTURE
这 µPot 包含 一个 chain 的 r1/r2 电阻 dividers 在 一个 lad-
der 表格, 作 显示 在
图示 4
. 各自 R1 是 的确 一个 序列
的 8 电阻器, 和 一个 CMOS 转变 那 taps 在 这 电阻
chain 符合 至 这 attenuation 水平的 选择. 为 任何
给 attenuation 设置, 那里 是 仅有的 一个 CMOS 转变
关闭 (非 paralleling 的 ladders). 这 输入 阻抗
因此 仍然是 常量, 当 这 输出 阻抗
改变 作 这 attenuation 水平的 改变. 它 是 重要的 至
便条 那 这 architecture 是 一个 序列 的 电阻 dividers, 和
不 一个 笔直地, 抽头的 电阻, 所以 这 µPot 是 不 一个 能变的
电阻; 它 是 一个 能变的 电压 分隔物.
ATTENUATION 步伐 SCHEME
这 基本的 attenuation 步伐 scheme 为 这 LM1971 是
显示 在
图示 5
. 它 是 也 可能 至 获得 任何 integer
值 attenuation 步伐 通过 程序编制, 在 增加 至
这 2 dB 和 4 dB 步伐 显示 在
图示 5
. 所有 高等级的 attenu-
ation 步伐 schemes 能 有 clickless 和 popless perfor-
mance. 虽然 它 是 可能 至 “skip” attenuation 点 用
不 sending 所有 的 这 数据, clickless 和 popless perfor-
mance 将 suffer. 它 是 高级地 推荐 那 所有 的 这
数据 点 应当 是 sent 为 各自 attenuation 水平的. 这个
确保 flawless 运作 和 效能 当 制造
步伐 大 比 1 db.
输入 阻抗
这 输入 阻抗 的 一个 µPot 是 常量 在 一个 名义上的
40 k
Ω
. 自从 这 LM1971 是 一个 单独的-供应 运行 de-
恶行, 它 是 需要 至 有 两个都 输入 和 输出 连接
caps 作 显示 在
图示 1
. 至 确保 全部 低-频率 re-
sponse,a1µf连接 cap 应当 是 使用.
输出 阻抗
这 输出 阻抗 的 一个 µPot varies 典型地 在
25 k
Ω
和 35 k
Ω
和 改变 nonlinearly 和 步伐
改变. 自从 一个 µPot 是 制造 向上 的 一个 电阻 ladder 网-
工作 和 logarithmic attenuation, 这 输出 阻抗 是
非线性的. 预定的 至 这个 配置, 一个 µPot 不能 是 con-
sidered 作 一个 直线的 分压器; 它 是 一个 logarithmic attenua-
tor.
这 线性 的 一个 µPot 不能 是 量过的 直接地 没有 一个
缓存区 因为 这 输入 阻抗 的 大多数 度量
系统 是 不 高 足够的 至 提供 这 必需的 精度.
这 更小的 阻抗 的 这 度量 系统 将
加载 向下 这 输出 和 一个 incorrect 读 将 结果.
至 阻止 加载, 一个 JFET 输入 运算 放大 应当 是 使用 作
这 缓存区/放大器.
输出 BUFFERING
那里 是 二 效能 issues 至 是 知道 的 那 是 re-
lated 至 一个 µPot’s 输出 平台. 这 第一 concern 是 至 阻止
audible clicks 和 attenuation 改变, 当 这 第二 是
至 阻止 加载 和 subsequent 线性 errors. 这 输出-
放 平台 的 一个 µPot needs 至 是 缓冲 和 一个 低 输入 偏差
ds012353-4
图示 3. 串行 数据 Format 转移 处理
ds012353-5
图示 4. 电阻 Ladder Architecture
LM 1971 频道 Attenuation
vs 数字的 步伐 值
(1 db, 2 db, 和 4 dB 步伐)
ds012353-6
图示 5. LM1971 Attenuation 步伐 Scheme
www.国家的.com7