参数 reg_延迟 = 0.3;
inout [maxout-1:0] io;
输入 [maxaddr-1:0] 地址;
输入 clk, ce_1, ce2, ce_3;
输入 adv, adsc, adsp;
输入 gw, bwe, bw1, bw2, bw3, bw4, oe;
输入 zz , ft, lbo;
reg 使能, deselect, pipe_使能;
reg wr_reg_out1, wr_reg_out2,wr_reg_out3,wr_reg_out4;
reg [1:0] 计数;
reg [maxaddr-1:0] 地址_reg_在;
reg [maxout-1 :0] dout, 数据_输出;
reg [maxout-1:0] din;
reg [(maxout/4-1):0] 排列_quad1 [0:maxdepth];
reg [(maxout/4-1):0] 排列_quad2 [0:maxdepth];
reg [(maxout/4-1):0] 排列_quad3 [0:maxdepth];
reg [(maxout/4-1):0] 排列_quad4 [0:maxdepth];
线 en_int = (~ce_1 &放大; ce2 &放大; ~ce_3);
线 ce_adsp = (~adsp &放大; ~ce_1);
线 加载 = (ce_adsp | ~adsc) ;
线 addbit1, addbit0;
线 [maxaddr-1:0] 地址_reg_输出;
线 bw_en1 = (bw1 | bwe) &放大; gw;
线 bw_en2 = (bw2 | bwe) &放大; gw;
线 bw_en3 = (bw3 | bwe) &放大; gw;
线 bw_en4 = (bw4 | bwe) &放大; gw;
线 wr_reg_或者 = wr_reg_out1 | wr_reg_out2 | wr_reg_out3 | wr_reg_out4;
线 oe_en;
线 [maxout-1:0] io;
线 [maxout-1:0] io_int;