首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1078119
 
资料名称:MC145480
 
文件大小: 430752K
   
说明
 
介绍:
5 V PCM CODEC FILTER ADVANCE INFO 96 R0.1
 
 


: 点此下载
  浏览型号MC145480的Datasheet PDF文件第1页
1
浏览型号MC145480的Datasheet PDF文件第2页
2
浏览型号MC145480的Datasheet PDF文件第3页
3
浏览型号MC145480的Datasheet PDF文件第4页
4

5
浏览型号MC145480的Datasheet PDF文件第6页
6
浏览型号MC145480的Datasheet PDF文件第7页
7
浏览型号MC145480的Datasheet PDF文件第8页
8
浏览型号MC145480的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MC14LC5480
MOTOROLA
5
版本 algorithm. 所有 的 这 相似物 电路系统 involved 在 这
数据 转换 (这 电压 涉及, rdac, cdac, 和
比较器) 是 执行 和 一个 差别的 architecture.
这 receive 部分 包含 这 dac 描述 在之上, 一个
样本 和 支撑 放大器, 一个 5–pole, 3400 hz 切换 ca-
pacitor low–pass 过滤 和 sinx/x 纠正, 和 一个 2–pole
起作用的 smoothing 过滤 至 减少 这 谱的 组件 的
这 切换 电容 过滤. 这 输出 的 这 smoothing fil-
ter 是 缓冲 用 一个 放大器, 这个 是 输出 在 这 ro+ 和
ro– 管脚. 这些 输出 是 有能力 的 驱动 一个 4 k
加载
differentially 或者 一个 2 k
加载 至 这 v
AG
管脚. 这 mc14lc5480
也 有 一个 一双 的 电源 放大器 那 是 连接 在 一个
push–pull 配置. 这 pi 管脚 是 这 反相的 输入 至
这 po– 电源 放大器. 这 non–inverting 输入 是 内部
系 至 这 v
AG
管脚. 这个 准许 这个 放大器 至 是 使用 在 一个
反相的 增益 电路 和 二 外部 电阻器. 这 po+
放大器有 一个 增益 的 minus 一个, 和 是 内部 con-
nected 至 这 po– 输出. 这个 完全 电源 放大器 cir-
cuit 是 一个 差别的 (push–pull) 放大器 和 可调整的 增益
那 是 有能力 的 驱动 一个 300
加载 至 +12 dbm. 这
电源 放大器 将 是 powered 向下 independently 的 这
rest 的 这 碎片 用 连接 这 pi 管脚 至 v
DD
.
POWER–DOWN
那里 是 二 方法 的 putting 这个 设备 在 一个 低
电源 消耗量 模式, 这个 制造 这 设备 nonfunc-
tional 和 消费 virtually 非 电源. pdi
是 这 power–
向下 输入 管脚 这个, 当 带去 低, powers 向下 这
设备. 另一 方法 至 电源 这 设备 向下 是 至 支撑 两个都
这 fst 和 fsr 管脚 低. 当 这 碎片 是 powered 向下,
这 v
AG
, tg, ro+, ro–, po+, po–, 和 dt 输出 是 高
阻抗. 至 返回 这 碎片 至 这 power–up 状态, pdi
必须 是 高 和 这 fst 框架 同步 脉冲波 必须 是 呈现.
这 dt 输出 将 仍然是 在 一个 high–impedance 状态 为 在
least 二 fst 脉冲 之后 power–up.
主控 时钟
自从 这个 codec–filter 设计 有 一个 单独的 dac architec-
ture, 这 mclk 管脚 是 使用 作 这 主控 时钟 为 所有 相似物
信号 处理 包含 analog–to–digital 转换,
digital–to–analog 转换, 和 为 transmit 和 receive fil-
tering 功能 的 这个 设备. 这 时钟 频率 应用 至
这 mclk 管脚 将 是 256 khz, 512 khz, 1.536 mhz,
1.544 mhz, 2.048 mhz, 2.56 mhz, 或者 4.096 mhz. 这个 de-
恶行 有 一个 预分频器 那 automatically 确定 这 恰当的
分隔 比率 至 使用 为 这 mclk 输入, 这个 achieves 这 re-
quired 256 khz 内部的 sequencing 时钟. 这 clocking re-
quirements 的 这 mclk 输入 是 独立 的 这 pcm
数据 转移 模式 (i.e., 长 框架 同步, 短的 框架
同步, idl 模式, 或者 gci 模式).
数字的 i/o
这 mc14lc5480 是 管脚 可选择的 为 mu–law 或者 a–law.
表格 1 显示 这 8–bit 数据 文字 format 为 积极的 和
负的 零 和 全部 规模 为 两个都 companding schemes
(看 tables 3 和 4 在 这 终止 的 这个 文档 为 一个 com-
plete pcm 文字 转换 表格). 表格 2 显示 这 序列
的 第八 pcm words 为 两个都 mu–law 和 a–law 那 corre-
spond 至 一个 数字的 milliwatt. 这 数字的 mw 是 这 1 khz cal-
ibration 信号 reconstructed 用 这 dac 那 定义 这
绝对 增益 或者 0 dbm0 传递 水平的 要点 (tlp) 的
这 dac. 这 0 dbm0 水平的 为 mu–law 是 3.17 db 在下 这
最大 水平的 为 一个 unclipped 声调 信号. 这 0 dbm0
水平的 为 a–law 是 3.14 db 在下 这 最大 水平的 为 一个
unclipped 声调 信号. 这 定时 为 这 pcm 数据 转移 是
独立 的 这 companding scheme 选择. 谈及 至
图示 2 为 一个 summary 和 comparison 的 这 四 pcm
数据 接口 模式 的 这个 设备.
表格 1. pcm 代号 为 零 和 全部 规模
Ll
Mu–Law A–Law
水平的
sign 位 chord 位 步伐 位 sign 位 chord 位 步伐 位
+ 全部 规模 1 0 0 0 0 0 0 0 1 0 1 0 1 0 1 0
+ 零 1 1 1 1 1 1 1 1 1 1 0 1 0 1 0 1
– 零 0 1 1 1 1 1 1 1 0 1 0 1 0 1 0 1
– 全部 规模 0 0 0 0 0 0 0 0 0 0 1 0 1 0 1 0
表格 2. pcm 代号 为 数字的 mw
Ph
Mu–Law A–Law
阶段
sign 位 chord 位 步伐 位 sign 位 chord 位 步伐 位
π
/8 0 0 0 1 1 1 1 0 0 0 1 1 0 1 0 0
3
π
/8 0 0 0 0 1 0 1 1 0 0 1 0 0 0 0 1
5
π
/8 0 0 0 0 1 0 1 1 0 0 1 0 0 0 0 1
7
π
/8 0 0 0 1 1 1 1 0 0 0 1 1 0 1 0 0
9
π
/8 1 0 0 1 1 1 1 0 1 0 1 1 0 1 0 0
11
π
/8 1 0 0 0 1 0 1 1 1 0 1 0 0 0 0 1
13
π
/8 1 0 0 0 1 0 1 1 1 0 1 0 0 0 0 1
15
π
/8 1 0 0 1 1 1 1 0 1 0 1 1 0 1 0 0
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com