首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1081753
 
资料名称:AD1890
 
文件大小: 277712K
   
说明
 
介绍:
 
 


: 点此下载
  浏览型号AD1890的Datasheet PDF文件第1页
1

2
浏览型号AD1890的Datasheet PDF文件第3页
3
浏览型号AD1890的Datasheet PDF文件第4页
4
浏览型号AD1890的Datasheet PDF文件第5页
5
浏览型号AD1890的Datasheet PDF文件第6页
6
浏览型号AD1890的Datasheet PDF文件第7页
7
浏览型号AD1890的Datasheet PDF文件第8页
8
浏览型号AD1890的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ad1890/ad1891–specifications
测试 情况 除非 否则 指出
供应 电压 +5.0 V
包围的 温度 25
°
C
MCLK 20 MHz
加载 电容 100 pF
所有 minimums 和 maximums 测试 除了 作 指出.
效能
(有保证的 在 0
°
C
T
一个
70
°
c, v
DD
= 5.0 v
±
10%, 8 mhz
MCLK
20 mhz)
最小值 最大值 单位
ad1890 动态 范围 (20 hz 至 20 khz, –60 db 输入)† 120 dB
ad1891 动态 范围 (20 hz 至 20 khz, –60 db 输入)† 96 dB
总的 调和的 扭曲量 + noise† dB
ad1890 和 ad1891 (20 hz 至 20 khz, 全部-规模 输入,
F
SOUT
/f
SIN
在 0.5 和 2.0) –94 dB
ad1890 (1 khz 全部-规模 输入, f
SOUT
/f
SIN
在 0.7 和 1.4) –106 dB
ad1890 (10 khz 全部-规模 输入, f
SOUT
/f
SIN
在 0.7 和 1.4) –100 dB
ad1891 (1 khz 全部-规模 输入, f
SOUT
/f
SIN
在 0.7 和 1.4) –96 dB
ad1891 (10 khz 全部-规模 输入, f
SOUT
/f
SIN
在 0.7 和 1.4) –95 dB
interchannel 阶段 deviation† 0 Degrees
输入 和 输出 样本 时钟 jitter† 10 ns
(为
1 db 降级 在 thd+n 和 10 khz 全部-规模 输入, 慢-安排好 模式)
数字的 输入
(有保证的 在 0
°
C
T
一个
70
°
c, v
DD
= 5.0 v
±
10%, 8 mhz
MCLK
20 mhz)
最小值 最大值 单位
V
IH
2.2 V
V
IL
0. 8 V
I
IH
@ v
IH
= +5 v 4
µ
一个
I
IL
@ v
IL
= 0 v 4
µ
一个
V
OH
@ i
OH
= –4 毫安 3.6 V
V
OL
@ i
OL
= 4 毫安 0.4 V
输入 capacitance† 15 pF
数字的 定时
(有保证的 在 0
°
C
T
一个
70
°
c, v
DD
= 5.0 v
±
10%, 8 mhz
MCLK
20 mhz)
最小值 最大值 单位
t
MCLK
mclk 时期 50 125 ns
f
MCLK
mclk 频率 (1/t
MCLK
) 8 20 MHz
t
MPWL
mclk lo 脉冲波 宽度 20 ns
t
MPWH
mclk hi 脉冲波 宽度 20 ns
f
LRI
L
R
_i 频率 和 20 mhz mclk† 10 70 kHz
t
RPWL
重置
lo 脉冲波 宽度 100 ns
t
RS
重置
建制 至 mclk 下落 15 ns
t
BCLK
bclk_i/o period† 80 ns
f
BCLK
bclk_i/o 频率 (l/t
BCLK
)† 12.5 MHz
t
BPWL
bclk_i/o lo 脉冲波 宽度 40 ns
t
BPWH
bclk_i/o hi 脉冲波 宽度 40 ns
t
WSI
wclk_i 建制 至 bclk_i 15 ns
t
WSO
wclk_o 建制 至 bclk_o 30 ns
t
LRSI
lr_i 建制 至 bclk_i 15 ns
t
LRSO
lr_o 建制 至 bclk_o 30 ns
t
DS
数据 建制 至 bclk_i 0 ns
t
DH
数据 支撑 从 bclk_i 25 ns
t
DPD
数据 传播 延迟 从 bclk_o 40 ns
t
DOH
数据 输出 支撑 从 bclk_o 5 ns
rev. 0
–2–
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com