飞利浦 半导体
ISP1501
hi-速 usb 附带的 transceiver
产品 数据 rev. 02 — 21 十一月 2002 9 的 40
9397 750 10025
© koninklijke 飞利浦 electronics n.v. 2002. 所有 权利 保留.
当 测试_j_k 是 设置 至 逻辑 1, 这 抽样 数据 从 这 差别的 amplifier 将
不 是 nrzi 解码 和 位 de-stuffed. 所有 串行 hs usb 信号 是
passed-通过 和 转变 至 16-位 数据 在 这 并行的 数据 总线. 这 handshake
信号 (rx_bs_错误, rx_last_字节 和 rx_有效的) 是 invalid.
7.4 高-速 (hs) transceiver—periphery 电路
至 维持 一个 常量 电流 驱动器 为 高-速 (hs) transmit 和 偏置 的
其它 相似物 电路, 一个 内部的 bandgap 涉及 电路 和 rref 电阻 是
使用 至 表格 这 涉及 电流. 这个 电路 需要 一个 外部 精确 电阻
(12 k
Ω±
1%) 从 管脚 rf 至 这 相似物 地面. 一个 拉-向上 电阻 的 1.5 k
Ω±
5%
必须 是 连接 在 管脚 RPU 和 V
CCA3
. 一个 12 MHz 结晶 和 一个 精度
的 较少 比
±
500 ppm 必须 是 使用 在 管脚 xtal1 和 xtal2. alternatively,
一个 输入 时钟 (3.3 v, 12 mhz 时钟
±
500 ppm, 职责 循环 在 40 和 60%) 能
也 是 使用 至 驱动 管脚 xtal1 (管脚 xtal2 是 left 打开).
8. 运行 states
8.1 接口 和 状态 选择
这 MODE1 和 MODE0 管脚 控制 这 运行 states 的 这 ISP1501 和 选择
这 适合的 函数 的 多路复用 管脚 (看 Ta bl e 3 ).
表格 3: 接口 选择
mode[1:0] 状态 状态 名字 管脚 函数
00 0 Disconnect 2
OE
44 FSE0
45 VO
46 RCV
47 VM
48 VP
01 1 全部-速 (fs) 2
OE
44 FSE0
45 VO
46 RCV
47 VM
48 VP
10 2 高-速 (hs) 2
tx_有效的
44 tx_bs_en
45 测试_j_k
46 rx_bs_错误
47 rx_inactive
48 rx_有效的