管脚 功能
非. 5130-7/34
LC78620E
管脚 非. 标识 i/o 函数
1 DEFI I defect 发现 信号 (def) 输入 (必须 是 系 低 如果 unused.)
2 TAI I 测试 输入. 一个 拉-向下 电阻 是 建造 在.
3 PDO O 外部 vco 控制 阶段 比较器 输出
4 VV
SS
pll 管脚
内部的 vco 地面. 正常情况下 0 v.
5 ISET AI pdo 输出 电流 调整 电阻 连接
6 VV
DD
内部的 vco 电源 供应. 正常情况下 5 v.
7 FR AI vco 频率 范围 调整
8 V
SS
数字的 系统 地面. 正常情况下 0 v.
9 EFMO O efm 信号 inverted 输出
10 EFMO O slice 水平的 控制 efm 信号 输出
11 EFMIN I efm 信号 输入
12 TEST2 I 测试 输入. 一个 拉-向下 电阻 是 建造 在.
13 CLV
+
O spindle 伺服 控制 输出. acceleration 当 clv
+
是 高, deceleration 当 clv
–
是 高
14 CLV
–
O 三-值 输出 是 也 可能 当 指定 用 微处理器 command.
15 v/p O
粗糙的 伺服/阶段 控制 自动 切换 监控 输出. 输出 一个 高 水平的 在 粗糙的 伺服 和 一个 低 水平的
在 阶段 控制.
16 FOCS O focus 伺服 开关 输出. focus 伺服 是 在 当 这 输出 是 低.
17 FST O focus 开始 脉冲波 输出. 这个 是 一个 打开-流 输出.
18 FZD I focus 错误 零 交叉 信号 输入. (必须 是 系 低 如果 unused.)
19 HFL I 追踪 发现 信号 输入. 这个 是 一个 施密特 输入.
20 TES I 追踪 错误 信号 输入. 这个 是 一个 施密特 输入.
21 PCK O efm 数据 playback 时钟 监控. 输出 4.3218 mhz 当 这 阶段 是 锁.
22 FSEQ O
同步 信号 发现 输出. 输出 一个 高 水平的 当 这 同步 信号 发现 从 这 efm
信号 和 这 内部 发生 同步 信号 同意.
23 TOFF O 追踪 止 输出
24 TGL O 追踪 增益 切换 输出. 增加 这 增益 当 低.
25 THLD O 追踪 支撑 输出
26 TEST3 I 测试 输入. 一个 拉-向下 电阻 是 建造 在.
27 V
DD
数字的 系统 电源 供应. 正常情况下 5 v.
28 JP
+
O
追踪 jump 输出. 一个 高 水平的 输出 从 jp
+
indicates acceleration 在 一个 outward jump 或者 deceleration 在 一个
inward jump.
29 JP
–
O
一个 高 水平的 输出 从 jp
–
indicates acceleration 在 一个 inward jump 或者 deceleration 在 一个 outward jump.
三-值 输出 是 也 可能 当 指定 用 微处理器 command.
30 DEMO I 声音 输出 函数 输入 使用 为 终止 产品 调整 制造 步伐. 一个 拉-向下 电阻 是 建造 在.
31 TEST4 I 测试 输入. 一个 拉-向下 电阻 是 建造 在.
32 EMPH O de-emphasis 监控 管脚. 一个 高 水平的 indicates playback 的 一个 de-emphasis disk.
33 LRCKO O 文字 时钟 输出
34 DFORO O
数字的 过滤 输出
正确的 频道 数据 输出
35 DFOLO O left 频道 数据 输出
36 DACKO O 位 时钟 输出
37 TST10 O 测试 输出. leave 打开. (正常情况下 输出 一个 低 水平的.)
38 ASDACK I 位 时钟 输入
39 ASDFIN I
antishock 系统 输入
left/正确的 频道 数据 输入
40 ASDFIR I
(必须 是 系 低 如果 unused.)
测试 输入. (应当 是 系 低 为 正常的 运作.)
41 ASLRCK I 文字 时钟 输入
持续 在 next 页.