93lc46/56/66
ds11168l-页6
1997 微芯 技术 公司
3.4 擦掉
这 擦掉 操作指南 forces 所有 数据 位 的 这 规格-
ified 地址 至 这 logical “1” 状态. cs 是 brought 低
following 这 加载 的 这 last 地址 位. 这个 下落
边缘 的 这 cs 管脚 initiates 这 自-安排时间 程序编制
循环.
这 做 管脚 indicates 这 准备好/b
usy 状态 的 这
de恶行 如果 cs 是 brought 高 之后 一个 最小 的 250 ns
low (t
CSL
). 做 在 logical “0” indicates 那 程序-
ming 是 安静的 在 progress. 做 在 logical “1” indicates 那
这 寄存器 在 这 specified 地址 有 被 erased
和 这 设备 是 准备好 为 另一 操作指南.
这 擦掉 循环 takes 4 ms 每 文字 (典型).
3.5 擦掉 所有 (eral)
这 擦掉 所有 (eral) 操作指南 将 擦掉 这 全部
memory 排列 至 这 logical “1” 状态. 这 eral 循环
是 完全同样的 至 这 擦掉 循环 除了 为 这 不同的
opcode.这 eral 循环 是 完全地 自-安排时间 和
commences 在 这 下落 边缘 的 这 cs. clocking 的
这 clk 管脚 是 不 需要 之后 这 设备 有
entered 这 自 clocking 模式. 这 eral 操作指南 是
guaranteed 在 vcc = +4.5v 至 +6.0v.
这 做 管脚 indicates 这 准备好/b
usy 状态 的 这
de恶行 如果 cs 是 brought 高 之后 一个 最小 的 250 ns
low (t
CSL
) 和 在之前 这 全部 写 循环 是 完全.
这 eral 循环 takes 15 ms 最大 (8 ms 典型).
图示 3-2: 擦掉 定时
图示 3-3: eral 定时
CLK
CS
T
CSL
1
DI
一个
BUSY
a0• • •
准备好
T
WC
做
1 1
审查 状态 备用物品
T
CZ
触发-状态
T
SV
触发-状态
一个-1 一个-2
CLK
CS
T
CSL
0
DI
0
BUSY
0
准备好
T
EC
做
1 1
审查 状态
备用物品
T
CZ
触发-状态
T
SV
触发-状态
保证 在 vcc = +4.5v 至 +6.0v.