首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1095612
 
资料名称:TLK2521
 
文件大小: 314209K
   
说明
 
介绍:
General Purpose Gigabit Transceivers
 
 


: 点此下载
  浏览型号TLK2521的Datasheet PDF文件第3页
3
浏览型号TLK2521的Datasheet PDF文件第4页
4
浏览型号TLK2521的Datasheet PDF文件第5页
5
浏览型号TLK2521的Datasheet PDF文件第6页
6

7
浏览型号TLK2521的Datasheet PDF文件第8页
8
浏览型号TLK2521的Datasheet PDF文件第9页
9
浏览型号TLK2521的Datasheet PDF文件第10页
10
浏览型号TLK2521的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
TLK2521
1 至 2.5 gbps transceiver
SLLS574
july 2003
7
邮递 办公室 盒 655303
达拉斯市, 德州 75265
随机的 锁 同步 (持续)
这 数据 包含 在 这 数据 stream 能 也 影响 锁 时间. 如果 一个 明确的 模式 是 repetitive, 这 deserializer
可以 enter false 锁
falsely recognizing 这 数据 模式 作 这 开始/停止 位. 这个 是 涉及 至 作 repetitive
multitransition (rmt). 这个 occurs 当 更多 比 一个 低-高 转变 takes 放置 每 时钟 循环 在
多样的 时钟 循环. 在 这 worst 情况, 这 deserializer 可以 变为 锁 至 这 数据 模式 相当 比
这 时钟. 电路系统 在里面 这 deserializer 能 发现 那 这 possibility 的 false 锁 exists. 在之上 发现, 这
电路系统 阻止 这 lockb 从 becoming 起作用的 直到 这 潜在的 false-锁 模式 改变. 注意 那
这 rmt 模式 仅有的 affects 这 deserializer 锁 时间, 和 once 这 deserializer 是 在 锁, 这 rmt 模式 做
不 影响 这 deserializer 状态 作 长 作 这 一样 数据 boundary 发生 各自 循环. 这 deserializer 做
不 go 在 锁 直到 它 finds 一个 唯一的 数据 boundary 那 组成 的 四 consecutive 开始/停止 位 在 这 一样
位置.
这 deserializer stays 在 锁 直到 它 不能 发现 这 一样 数据 boundary (开始/停止 位) 为 四 consecutive
循环. 然后 这 deserializer 变得 输出 的 锁 和 hunts 为 这 新 数据 boundary (开始/停止 位). 在 这 事件
的 丧失 的 同步, 这 lockb 管脚 输出 变得 inactive 和 这 输出 (包含 rx_clk) enter 一个
高-阻抗 状态. 这 用户
s 系统 应当 监控 这 lockb 管脚 在 顺序 至 发现 一个 丧失 的
同步. 在之上 发现 的 丧失 的 锁, sending 同步 patterns 为 resynchronization 是 desirable 如果
reestablishing 锁 在里面 一个 明确的 时间 是 核心的. 不管怎样, 这 deserializer 能 锁 至 随机的 数据 作
先前 指出. lockb 是 使保持 inactive 为 在 least 9 循环 之后 丧失 的 锁 是 发现.
电源-向下 模式
当 这 使能 管脚 是 deasserted 低, 这 tlk2521 变得 在 一个 电源-向下 模式. 在 这 电源-向下
模式, 这 串行 transmit 管脚 (douttxp, douttxn) 和 这 receive 数据 总线 管脚 (rxd[0:17]) go 在 一个
高-阻抗 状态.
涉及 时钟 输入
这 涉及 时钟 (gtx_clk) 是 一个 外部 输入 时钟 那 synchronizes 这 传输者 接口. 这
涉及 时钟 是 然后 multiplied 在 频率 10 时间 至 生产 这 内部的 serialization 位 时钟. 这 内部的
serialization 位 时钟 是 频率 锁 至 这 涉及 时钟 和 使用 至 时钟 输出 这 串行 transmit 数据
在 两个都 它的 rising 和 下落 边缘 时钟 供应 一个 串行 数据 比率 那 是 20 时间 这 涉及 时钟.
运行 频率 范围
这 tlk2521 将 运作 在 一个 串行 数据 比率 在 1 gbit/s 至 2.5 gbit/s. gtx_clk 必须 是 在里面
±
100
ppm 的 这 desired 并行的 数据 比率 时钟.
testability
这 tlk2521 有 一个 comprehensive suite 的 建造-在 自-tests. 这 loopback 函数 提供 为 在-速
测试 的 这 transmit/receive portions 的 这 电路系统. 这 使能 管脚 准许 为 所有 电路系统 至 是 无能 所以
那 一个 iddq 测试 能 是 执行.
循环-后面的 测试
这 transceiver 能 提供 一个 自-测试 函数 用 enabling (loopen) 这 内部的 循环-后面的 path. enabling
这个 管脚 导致 串行 transmitted 数据 至 是 routed 内部 至 这 接受者. 这 并行的 数据 输出 能 是
对照的 至 这 并行的 输入 数据 为 函数的 verification. (这 外部 差别的 输出 是 使保持 在 一个
高-阻抗 状态 在 这 循环-后面的 测试.)
电源-在 重置
在之上 应用 的 最小 有效的 电源, 这 tlk2521 发生 一个 电源-在 重置. 在 这 电源-在 重置
这 rxd 管脚 是 触发-陈述. rx_clk 是 使保持 低. 这 长度 的 这 电源-在 重置 循环 是 依赖 在之上 这
refclk 频率 但是 是 较少 比 1 ms 在 持续时间.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com