首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:11084
 
资料名称:AD7890AR-2
 
文件大小: 302.51K
   
说明
 
介绍:
LC2MOS 8-Channel, 12-Bit Serial, Data Acquisition System
 
 


: 点此下载
  浏览型号AD7890AR-2的Datasheet PDF文件第1页
1
浏览型号AD7890AR-2的Datasheet PDF文件第2页
2
浏览型号AD7890AR-2的Datasheet PDF文件第3页
3

4
浏览型号AD7890AR-2的Datasheet PDF文件第5页
5
浏览型号AD7890AR-2的Datasheet PDF文件第6页
6
浏览型号AD7890AR-2的Datasheet PDF文件第7页
7
浏览型号AD7890AR-2的Datasheet PDF文件第8页
8
浏览型号AD7890AR-2的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD7890
–4–
rev. 一个
定时 特性
1, 2
限制 在 t
最小值
, t
最大值
参数 (一个, b, s 版本) 单位 情况/comments
f
CLKIN
3
100 khz 最小值 主控 时钟 频率. 为 指定 效能
2.5 mhz 最大值
t
clk 在 lo
0.3
×
t
clk 在
ns 最小值 主控 时钟 输入 低 时间
t
clk 在 hi
0 3
×
t
clk 在
ns 最小值 主控 时钟 输入 高 时间
tr
4
25 ns 最大值 数字的 输出 上升 时间. 典型地 10 ns
tf
4
25 ns 最大值 数字的 输出 下降 时间. 典型地 10 ns
t
转变
5.9
µ
s 最大值 转换 时间
t
CST
100 ns 最小值
CONVST
脉冲波 宽度
自-clocking 模式
t
1
t
clk 在 hi
+ 50 ns 最大值
RFS
低 至 sclk 下落 边缘
t
2
5
25 ns 最大值
RFS
低 至 数据 有效的 延迟
t
3
t
clk 在 hi
ns nom sclk 高 脉冲波 宽度
t
4
t
clk 在 lo
ns nom sclk 低 脉冲波 宽度
t
5
5
20 ns 最大值 sclk rising 边缘 至 数据 有效的 延迟
t
6
40 ns 最大值 sclk rising 边缘 至
RFS
延迟
t
7
6
50 ns 最大值 总线 relinquish 时间 之后 rising 边缘 的 sclk
t
8
0 ns 最小值
TFS
低 至 sclk 下落 边缘
t
clk 在
+ 50 ns 最大值
t
9
0 ns 最小值 数据 有效的 至
TFS
下落 边缘 建制 时间 (a2 地址 位)
t
10
20 ns 最小值 数据 有效的 至 sclk 下落 边缘 建制 时间
t
11
10 ns 最小值 数据 有效的 至 sclk 下落 边缘 支撑 时间
t
12
20 ns 最小值
TFS
至 sclk 下落 边缘 支撑 时间
外部-clocking 模式
t
13
20 ns 最小值
RFS
低 至 sclk 下落 边缘 建制 时间
t
14
5
40 ns 最大值
RFS
低 至 数据 有效的 延迟
t
15
50 ns 最小值 sclk 高 脉冲波 宽度
t
16
50 ns 最小值 sclk 低 脉冲波 宽度
t
17
5
35 ns 最大值 sclk rising 边缘 至 数据 有效的 延迟
t
18
20 ns 最小值
RFS
至 sclk 下落 边缘 支撑 时间
t
19
6
50 ns 最大值 总线 relinquish 时间 之后 rising 边缘 的
RFS
t
19A
6
90 ns 最大值 总线 relinquish 时间 之后 rising 边缘 的 sclk
t
20
20 ns 最小值
TFS
低 至 sclk 下落 边缘 建制 时间
t
21
10 ns 最小值 数据 有效的 至 sclk 下落 边缘 建制 时间
t
22
15 ns 最小值 数据 有效的 至 sclk 下落 边缘 支撑 时间
t
23
40 ns 最小值
TFS
至 sclk 下落 边缘 支撑 时间
注释
1
样本 测试 在 –25
°
c 至 确保 遵从. 所有 输入 信号 是 指定 和 tr = tf = 5 ns (10% 至 90% 的 5 v) 和 安排时间 从 一个 电压 水平的 的 1.6 v.
2
看 计算数量 8 至 11.
3
这 ad7890 是 生产 测试 和 f
clk 在
在 2.5 mhz. 它 是 有保证的 用 描绘 至 运作 在 100 khz.
4
指定 使用 10% 和 90% 点 在 波形 的 interest.
5
这些 号码 是 量过的 和 这 加载 电路 的 图示 i 和 定义 作 这 时间 必需的 为 这 输出 至 交叉 0.8 v 或者 2.4 v.
6
这些 号码 是 获得 从 这 量过的 时间 带去 用 这 数据 输出 至 改变 0.5 v 当 承载 和 这 电路 的 图示 1. 这 量过的 号码 是 然后
extrapolated 后面的 至 除去 影响 的 charging 或者 discharging 这 50 pf 电容. 这个 意思 那 这 时间 quoted 在 这 定时 特性 是 这 真实 总线 re-
linquish 时间 的 这 部分 和 作 此类 是 独立 的 外部 总线 加载 capacitances.
50pF
至 输出
管脚
200µA
1.6ma
+2.1v
图示 1. 加载 电路 为 进入 时间 和 总线 relinquish 时间
(v
DD
= +5 v
5%, agnd = dgnd = 0 v, ref 在 = +2.5 v, f
clk 在
= 2.5 mhz 外部, mux 输出
连接 至 sha 在.)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com