cy7c130/cy7c131
cy7c140/cy7c141
文档 #: 38-06002 rev. *d 页 9 的 19
写 循环 非. 1 (oe 三-states 数据 i/os—either 端口
[15,22]
写 循环 非. 2 (r/W三-states 数据 i/os—either 端口)
[16,23]
注释:
22. 如果OE是 低 在 一个 r/W控制 写 循环, 这 写 脉冲波 宽度 必须 是 这 大 的 t
PWE
或者 t
HZWE
+ t
SD
至 准许 这 数据 i/o 管脚 至 enter 高 阻抗
和 为 数据 至 是 放置 在 这 总线 为 这 必需的 t
SD
.
23. 如果 这CE低 转变 occurs 同时发生地 和 或者 之后 这 r/W低 转变, 这 输出 仍然是 在 这 高-阻抗 状态.
切换 波形
(持续)
t
AW
t
WC
数据 有效的
高 阻抗
t
SCE
t
SA
t
PWE
t
HD
t
SD
t
HA
CE
r/w
地址
t
HZOE
OE
D
输出
数据
在
也 端口
t
AW
t
WC
t
SCE
t
SA
t
PWE
t
HD
t
SD
t
HZWE
t
HA
高 阻抗
数据 VALID
t
LZWE
地址
CE
r/w
数据
输出
数据
在