spartan-3 1.2v fpga 家族: 介绍 和 订货 信息
ds099-1 (v1.1) april 24, 2003
www.xilinx.com
3
进步 产品 规格
1-800-255-7778
R
配置
spartan-3 fpgas 是 编写程序 用 加载 配置
数据 在 强健的 静态的 记忆 cells 那 collectively 控制
所有 函数的 elements 和 routing resources. 在之前 pow-
ering 在 这 fpga, 配置 数据 是 贮存 externally 在
一个 prom 或者 一些 其它 nonvolatile 中等 也 在 或者 止
这 板. 之后 应用 电源, 这 配置 数据 是
写 至 这 fpga 使用 任何 的 five 不同的 模式: mas-
ter 并行的, 从动装置 并行的, 主控 串行, 从动装置 串行 和
boundary scan (jtag). 这 主控 和 从动装置 并行的
模式 使用 一个 8-位 宽 selectmap™ 端口.
这 推荐 记忆 为 storing 这 配置
数据 是 这 低-费用 xilinx platform flash prom 家族,
这个 包含 xcf00s proms 为 串行 配置 和
xcf00p proms 为 并行的 配置.
i/o 能力
这 selectio 特性 的 spartan-3 设备 支持 17 sin-
gle-结束 standards 和 六 差别的 standards 作 列表
在Table 2 .Table 3显示 这 号码 的 用户 i/os 作 好 作
这 号码 的 差别的 i/o pairs 有 为 各自
设备/包装 结合体.
表格 2:
信号 standards supported 用 这 spartan-3 家族
标准
类别 描述 V
CCO
(v) 类 标识
单独的-结束
GTL gunning transceiver 逻辑 n/一个 Terminated GTL
加 GTLP
HSTL 高-速 transceiver 逻辑 1.5 I hstl_i
III hstl_iii
1.8 I hstl_i_18
II hstl_ii_18
III hstl_iii_18
LVCMOS 低-电压 cmos 1.2 n/一个 LVCMOS12
1.5 n/一个 LVCMOS15
1.8 n/一个 LVCMOS18
2.5 n/一个 LVCMOS25
3.3 n/一个 LVCMOS33
LVTTL 低-电压 晶体管-晶体管 逻辑 3.3 n/一个 LVTTL
PCI 附带的 组件 interconnect 3.0 33 mhz pci33_3
SSTL stub 序列 terminated 逻辑 1.8 n/一个 sstl18_i
2.5 I sstl2_i
II sstl2_ii
差别的
LDT lightning 数据 运输
(hypertransport™)
2.5 n/一个 ldt_25
LVDS 低 电压 差别的 signaling 标准 lvds_25
总线 blvds_25
扩展 模式 lvdsext_25
过激 ulvds_25
RSDS 减少-摆动 差别的 signaling 2.5 n/一个 rsds_25