ad7237a/ad7247a
rev. 0
–11–
微处理器 interfacing—ad7247a
计算数量 10 至 12 显示 接口 在 这 ad7247a 和
这 adsp-2101 dsp 处理器 和 这 8086 和 68000 16-位
microprocessors. 在 所有 三 接口, 这 ad7247a 是
记忆-编排 和 一个 独立的 记忆地址 为 各自 dac.
ad7247a—adsp-2101 接口
图示 10 显示 一个 接口 在 这 ad7247a 和 这
adsp-2101. 这 12-位 文字 是 写 至 这 选择 dac
获得 的 这 ad7247a 在 一个 单独的 操作指南, 和 这 相似物
输出 responds 立即. 取决于 在 这 时钟 fre-
quency 的 这 adsp-2101, 也 一个 或者 二 wait states 将
有 至 是 编写程序 在 这 数据 记忆 wait 状态 控制
寄存器 的 这 adsp-2101.
图示 10. ad7247a 至 adsp-2101 接口
ad7247a—8086 接口
图示 11 显示 一个 接口 在 这 ad7247a 和 这
8086 微处理器. 这 12-位 文字 是 写 至 这 选择
dac 获得 的 这 ad7247a 在 一个 单独的 mov 操作指南, 和
这 相似物 输出 responds 立即.
图示 11. ad7247a 至 8086 接口
ad7247a—mc68000 接口
接合 在 这 ad7247a 和 这 mc68000 micropro-
cessor 是 达到 使用 这 电路 的 图示 12. once 又一次, 这
12-位 文字 是 写 至 这 选择 dac 获得 的 这
ad7247a 在 一个 单独的 move 操作指南.
CSA
和
CSB
有 至
是 和-gated 至 提供 一个
DTACK
信号 为 这 mc68000
当 也 dac 获得 是 选择.
图示 12. ad7247a 至 mc68000 接口
微处理器 interfacing—ad7237a
计算数量 13 至 15 显示 这 ad7237a 配置 为 接合
至 微处理器 和 8-位 databus 系统. 在 所有 具体情况, 数据
是 正确的-justified, 和 这 ad7237a 是 记忆-编排 和 这
二 最低 地址 线条 的 这 微处理器 地址 总线 driv-
ing 这 a0 和 a1 输入 的 这 转换器.
ad7237a—8085a/8088 接口
图示 13 显示 这 连接 图解 为 接合 这
ad7237a 至 两个都 这 8085a 和 这 8088. 这个 scheme 是 也
suited 至 这 z80 微处理器, 但是 这 z80 地址/ databus
做 不 有 至 是 demultiplexed. 这 ad7237a 需要 five
独立的 记忆 地址, 一个 为 这 各自 ms 获得 和 一个
为 各自 ls 获得 和 一个 为 这 一般
LDAC
输入. 数据 是
写 至 这 各自的 输入 获得 在 二 写 行动.
图示 13. ad7237a 至 8085a/8088 接口