首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:124161
 
资料名称:ADP3181JRQZ-RL
 
文件大小: 541.36K
   
说明
 
介绍:
5-Bit or 6-Bit Programmable 2-,3-,4-Phase Synchronous Buck Controller
 
 


: 点此下载
  浏览型号ADP3181JRQZ-RL的Datasheet PDF文件第3页
3
浏览型号ADP3181JRQZ-RL的Datasheet PDF文件第4页
4
浏览型号ADP3181JRQZ-RL的Datasheet PDF文件第5页
5
浏览型号ADP3181JRQZ-RL的Datasheet PDF文件第6页
6

7
浏览型号ADP3181JRQZ-RL的Datasheet PDF文件第8页
8
浏览型号ADP3181JRQZ-RL的Datasheet PDF文件第9页
9
浏览型号ADP3181JRQZ-RL的Datasheet PDF文件第10页
10
浏览型号ADP3181JRQZ-RL的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADP3181
rev. 一个 | 页 7 的 24
管脚 配置 和 function 描述
04796-0-011
ADP3181
顶 视图
(不 至 规模)
VID4
1
VCC
28
VID3
2
PWM1
27
VID2
3
PWM2
26
VID1
4
PWM3
25
VID0
5
PWM4
24
CPUID
6
SW1
23
FBRTN
7
SW2
22
FB
8
SW3
21
竞赛
9
SW4
20
PWRGD
10
19
EN
11
CSCOMP
18
延迟
12
CSSUM
17
RT
13
CSREF
16
RAMPADJ
14
ILIMIT
15
图示 5. 管脚 配置
表格 3. 管脚 函数 描述
管脚 非. Mnemonic 描述
1 至 5 vid4 至 vid0
电压 identification dac 输入. 这些 five 管脚 是牵引的 向上 至 一个 内部的涉及, 供应 一个
逻辑 1 如果 left 打开. 当 在 正常的 运作 模式, 这 dac 输出 programs 这 fb 规章制度 电压
为基础 在 这 情况 的 这 cpuid 管脚 (看
表格 4表格 5). leaving vid4 通过 vid0 打开 结果
在 adp3181 going 在 一个 非 cpu mode, 关闭 止 它的 pwm 输出.
6 CPUID
cpu dac 代号 选择 输入. 当 这个 管脚 是 牵引的> 4.25 v, 这 内部的 dac 读 它的 输入 为基础 在
这 vrm 9 vid 表格 (看
表格 4). 当 这个 管脚 是 <4 v, 这 dac reads 它的 输入 为基础 在 这 vrd 10 vid
表格 (看
表格 5) 和 treats cpuid 作 这 vid5输入. (adp3181jrq, vrd10 仅有的)
7 FBRTN 反馈 返回. vid dac 和 错误 放大器涉及 为 偏远的 sensing 的 这 输出 电压.
8 FB
反馈 输入. 错误 放大器 输入 为 偏远的 sensing 的 这 输出 电压. 一个 外部 电阻
在 这个 管脚 和 这 输出 电压 sets 这 非-加载 补偿 要点.
9 竞赛 错误 放大器 output 和 补偿 要点.
10 PWRGD
电源 好的 输出. 打开 流 输出 那 信号当 这 输出 电压 是 外部 的 这 恰当的
运行 范围.
11 EN 电源 供应 使能 输入. 拉 th是 管脚 至 地 使不能运转 这 pwm 输出.
12 延迟
软 开始 延迟 和 电流 限制获得-止 延迟 设置 输入. 一个外部 电阻 和 电容
连接 在 这个 管脚 和 地 sets 这 软 st艺术 ramp-向上 时间 和 这 overcurrent 获得-止 延迟
时间.
13 RT
频率 设置 电阻 输入. 一个 外部 resi贮存 连接 在 这个 管脚 和 地 sets 这
振荡器 频率 的 这 设备.
14 RAMPADJ
pwm ramp 电流 输入. 一个外部 电阻 从 这 转换器 input 电压 至 这个 pin sets 这 内部的
pwm ramp.
15 ILIMIT
电流 限制 设置 要点/使能 输出.一个 外部 电阻 从 这个管脚 至 地 sets 这 电流 限制
门槛 的 这 转换器. 这个 管脚 是 actively pulled 低 当 这 adp3181 en 输入 是 低, 或者 当 v
CC
在下 它的 uvlo 门槛 至 信号 至 这 驱动器 ic th在 这 驱动器 高-一侧 和低-一侧 输出 应当 go
低.
16 CSREF
电流 sense 涉及 电压 输入. 这 电压 在 这个 管脚 是 使用 作 这 涉及 为 这 电流
sense 放大器 和 这 电源 好的 和 crowbar functions. 这个 管脚 应当 是 连接 至 这 一般
要点 的 这 输出 inductors.
17 CSSUM
电流 sense summing node. 外部 电阻器 从 各自 转变 node 至 这个 管脚 总 这 平均
inductor 电流 一起 至measure 这 总的 输出 电流.
18 CSCOMP
电流 sense 补偿 要点. 一个 电阻 和 capacitor 从 这个 管脚 至 cssum 确定 这 斜度
的 这 加载 线条 和 这 安置 循环 回馈 时间.
19 地面. 所有 内部的 偏置 和 这 逻辑 输出信号 的 这 设备 是 关联 至 这个 地面.
20 至 23 sw4 至 sw1
电流 balance 输入. 输入 为测量 这 电流 水平的 在 各自 阶段. 这 sw 管脚 的 unused
阶段 应当 是 left 打开.
24 至 27 pwm4 至 pmw1
逻辑-水平的 pwm 输出. 各自 输出 是 连接 至 这 输入 的 一个 外部 场效应晶体管 驱动器 此类 作 这
adp3110. 连接 这 pwm3 和/或者pwm4 输出 至 地 ca使用 那 阶段 至 转变 止, 准许 这
adp3181 至 运作 作 一个 2-, 3-, 或者 4-阶段 控制.
28 VCC 供应 电压 为 这 设备.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com