首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:124915
 
资料名称:ADUC831BS
 
文件大小: 1211.31K
   
说明
 
介绍:
MicroConverter, 12-Bit ADCs and DACs with Embedded 62 kBytes Flash MCU
 
 


: 点此下载
  浏览型号ADUC831BS的Datasheet PDF文件第6页
6
浏览型号ADUC831BS的Datasheet PDF文件第7页
7
浏览型号ADUC831BS的Datasheet PDF文件第8页
8
浏览型号ADUC831BS的Datasheet PDF文件第9页
9

10
浏览型号ADUC831BS的Datasheet PDF文件第11页
11
浏览型号ADUC831BS的Datasheet PDF文件第12页
12
浏览型号ADUC831BS的Datasheet PDF文件第13页
13
浏览型号ADUC831BS的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0–10–
ADuC831
TERMINOLOGY
模数转换器 规格
integral 非线性
这个 是 这 最大 背离 的 任何 代号 从 一个 笔直地 线条
passing 通过 这 endpoints 的 这 模数转换器 转移 函数.
这 endpoints 的 这 转移 函数 是 零 规模, 一个 要点
1/2 lsb 在下 这 第一 代号 转变 和 全部 规模, 一个 要点
1/2 lsb 在之上 这 last 代号 转变.
差别的 非线性
这个 是 这 区别 在 这 量过的 和 这 完美的 1 LSB
改变 在 任何 二 调整 代号 在 这 模数转换器.
补偿 错误
这个 是 这 背离 的 这 第一 代号 转变 (0000 . . . 000)
至 (0000 . . . 001) 从 这 完美的, i.e., +1/2 lsb.
增益 错误
这个 是 这 背离 的 这 last 代号 转变 从 这 完美的
ain 电压 (全部 规模 – 1.5 lsb) 之后 这 补偿 错误 有
被 调整 输出.
信号 至 (噪音 + 扭曲量) 比率
这个 是 这 量过的 比率 的 信号 至 (噪音 + 扭曲量) 在 这
输出 的 这 模数转换器. 这 信号 是 这 rms 振幅 的 这 fun-
damental. 噪音 是 这 rms 总 的 所有 nonfundamental 信号 向上
至 half 这 抽样 频率 (f
S
/2), excluding 直流. 这 比率 是
依赖 在之上 这 号码 的 quantization 水平 在 这 digiti-
zation 处理; 这 更多 水平, 这 小 这 quantization
噪音. 这 theoretical 信号 至 (噪音 + 扭曲量) 比率 为 一个
完美的 n-位 转换器 和 一个 sine 波 输入 是 给 用:
信号 至(噪音 扭曲量)=(6.02n+ 1.76) db
+
因此 为 一个 12-位 转换器, 这个 是 74 db.
总的 调和的 扭曲量
总的 调和的 扭曲量 是 这 比率 的 这 rms 总 的 这
和声学 至 这 基本的.
dac 规格
相关的 精度
相关的精度 或者 endpoint 线性 是 一个 measure 的 这
最大背离 从 一个 笔直地 线条 passing 通过 这
endpoints 的 这 dac 转移 函数. 它 是 量过的 之后
调整 为 零 错误 和 全部-规模 错误.
电压 输出 安排好 时间
这个 是 这 数量 的 时间 它 takes 为 这 输出 至 settle 至 一个
指定 水平的 为 一个 全部-规模 输入 改变.
数字的-至-相似物 glitch impulse
这个 是 这 数量 的 承担 injected 在 这 相似物 输出
当 这 输入 改变 状态. 它 是 指定 作 这 范围 的 这
glitch 在 nv 秒.
管脚 函数 描述 (持续)
Mnemonic 类型 函数
PSEN
运算rogram store 使能, 逻辑 输出. 这个 输出 是 一个 控制 信号 那 使能 这 外部 程序
记忆 至 这 总线 在 外部 fetch 行动. 它 是 起作用的 每 六 振荡器 时期 除了 在
外部 数据 记忆 accesses. 这个 管脚 仍然是 高 在 内部的 程序 执行.
PSEN
能 也 是
使用 至 使能 串行 下载 模式 当 牵引的 低 通过 一个 电阻 在 电源-向上 或者 重置.
ALE O 地址 获得 使能, 逻辑 输出. 这个 输出 是 使用 至 获得 这 低 字节 (和 页 字节 为 24-位
地址 空间 accesses) 的 这 地址 在 外部 记忆 在 正常的 运作. 它 是 使活动 每
六 振荡器 时期 除了 在 一个 外部 数据 记忆 进入.
EA
IExternal 进入 使能, 逻辑 输入. 当 使保持 高, 这个 输入 使能 这 设备 至 fetch 代号 从
内部的 程序 记忆 locations 0000h 至 1fffh. 当 使保持 低 这个 输入 使能 这 设备 至 fetch
所有 说明 从 外部 程序 记忆. 这个 管脚 应当 不 是 left floating.
p0.7–p0.0 i/o 端口 0 是 一个 8-位 打开 流 双向的 i/o 端口. 端口 0 管脚 那 有 1s 写 至 它们 float, 和 在
(a0–a7) 那 状态 能 是 使用 作 高 阻抗 输入. 端口 0 是 也 这 多路复用 低 顺序 地址 和 数据
总线 在 accesses 至 外部 程序 或者 数据 记忆. 在 这个 应用 它 使用 强 内部的 拉-ups
当 发出 1s.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com