首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:125075
 
资料名称:ADV7194KST
 
文件大小: 647.74K
   
说明
 
介绍:
Professional Extended-10⑩ Video Encoder with 54 MHz Oversampling
 
 


: 点此下载
  浏览型号ADV7194KST的Datasheet PDF文件第5页
5
浏览型号ADV7194KST的Datasheet PDF文件第6页
6
浏览型号ADV7194KST的Datasheet PDF文件第7页
7
浏览型号ADV7194KST的Datasheet PDF文件第8页
8

9
浏览型号ADV7194KST的Datasheet PDF文件第10页
10
浏览型号ADV7194KST的Datasheet PDF文件第11页
11
浏览型号ADV7194KST的Datasheet PDF文件第12页
12
浏览型号ADV7194KST的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADV7194
–9–
rev. 0
绝对 最大 比率
1
V
AA
至 地 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7 v
电压 在 任何 数字的 输入 管脚 . . . . 地 – 0.5 v 至 v
AA
+ 0.5 v
存储 温度 (t
S
) . . . . . . . . . . . . . . –65
°
c 至 +150
°
C
接合面 温度 (t
J
) . . . . . . . . . . . . . . . . . . . . . . 150
°
C
身体 温度 (焊接, 10 secs) . . . . . . . . . . . . . 220
°
C
相似物 输出 至 地
2
. . . . . . . . . . . . . . 地 – 0.5 至 v
AA
注释
1
压力 在之上 那些 列表 下面 绝对 最大 比率 将 导致 perma-
nent 损坏 至 这 设备. 这个 是 一个 压力 比率 仅有的; 函数的 运作 的 这
设备 在 这些 或者 任何 其它 情况 在之上 那些 列表 在 这 运算的 sections
的 这个 规格 是 不 暗指. 暴露 至 绝对 最大 比率 condi-
tions 为 扩展 时期 将 影响 设备 可靠性.
2
相似物 输出 短的 电路 至 任何 电源 供应 或者 一般 能 是 的 一个
indefinite 持续时间.
包装 热的 效能
这 80-含铅的 包装 是 使用 为 这个 设备. 这 接合面-至-
包围的 (
θ
JA
) 热的 阻抗 在 安静的 空气 在 一个 四-layer pcb
是 24.7
°
c.
至 减少 电源 消耗量 当 使用 这个 部分 这 用户
能 run 这 部分 在 一个 3.3 v 供应, 转变 止 任何 unused dacs.
这 用户 必须 在 所有 时间 停留 在下 这 最大 接合面
温度 的 110
°
c. 这 下列的 等式 显示 如何 至
计算 这个 接合面 温度:
J
unction 温度
= (
V
AA
×
(
I
DAC
+
I
CCT
))
×
θ
J
一个
+ 70
°
C
(
T
AMB
)
I
DAC
= 10
毫安
+ (
总 的 这 平均 电流 consumed 用
各自 powered-在 dac
)
平均 电流 consumed 用 各自 powered-在 dac
=
(
V
REF
×
K
)/
R
设置
V
REF
= 1.235
V
K
= 4.2146
订货 手册
模型 温度 范围 包装 描述 包装 选项
ADV7194KST 0
°
c 至 70
°
C 80-含铅的 四方形 flatpack st-80
提醒
静电释放 (静电的 释放) 敏感的 设备. 静电的 charges 作 高 作 4000 v readily
accumulate 在 这 人 身体 和 测试 设备 和 能 释放 没有 发现. 虽然
这 adv7194 特性 专卖的 静电释放 保护 电路系统, 永久的 损坏 将 出现 在
设备 subjected 至 高-活力 静电的 discharges. 因此, 恰当的 静电释放 预防措施 是
推荐 至 避免 效能 降级 或者 丧失 的 符合实际.
WARNING!
静电释放 敏感的 设备
管脚 配置
P2
P3
P4
P5
P6
P7
P8
P9
P0
P1
Y[0]/P10
V
REF
竞赛 1
dac 一个
dac b
V
AA
AGND
dac c
dac d
AGND
V
AA
dac e
dac f
竞赛 2
R
SET2
DGND
重置
pal_ntsc
R
SET1
ALSB
screset/rtc/TR
DGND
HSYNC
VSYNC
BLANK
TTXREQ
DGND
V
DD
AGND
V
AA
SCL
SDA
CLKIN
CLKOUT
V
DD
Cb[4]
Cb[5]
Cb[6]
Cb[7]
Cb[8]
Cb[9]
80 79 78 77 76 71 70 69 68 67 66 6575 74 73 72 64 63 62 61
1
2
3
4
5
6
7
8
9
10
11
13
14
15
16
12
17
18
20
19
21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40
管脚 1
IDENTIFIER
顶 视图
(不 至 规模)
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
DGND
V
DD
Cb[3]
DGND
VSO
/TTX/CLAMP
cso_hso
Cb[2]
Cb[1]
Cb[0]
Cr[9]
Cr[8]
Cr[7]
Cr[6]
Cr[5]
V
DD
Cr[4]
Cr[3]
Cr[2]
Cr[1]
Cr[0]
ADV7194
LQFP
Y[1]/P11
Y[2]/P12
Y[3]/P13
Y[4]/P14
Y[5]/P15
Y[6]/P16
Y[7]/P17
Y[8]/P18
Y[9]/P19
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com