AMD
2 Am85C30
增强 那 准许 这 am85c30 至 是 使用
更多 effectively 在 高-速 产品 包含:
■
一个 10
×
19 位 sdlc/hdlc 框架 状态 先进先出 排列
■
一个 14-位 sdlc/hdlc 框架 字节 计数器
■
自动 sdlc/hdlc opening 框架 标记
传递
■
txd 管脚 强迫 高 在 sdlc nrzi 模式 之后
closing 标记
■
自动 sdlc/hdlc tx underrun/eom 标记
重置
■
自动 sdlc/hdlc tx crc 发生器 重置/
preset
■
RTS
同步 至 closing sdlc/hdlc 标记
DTR
/
REQ
deactivation 延迟 significantly 减少
■
外部 pclk 至
RxC
或者
TxC
同步
必要条件 eliminated 为 pclk 分隔-用-四
运作
其它 增强 至 改进 这 am85c30 inter-
面向 能力 包含:
■
写 数据 有效的 建制 时间 至 下落 边缘 的
WR
必要条件 eliminated
■
减少
INT
回馈 时间
■
减少 进入 恢复 时间 (t
RC
) 至 3 pclk
最好的 情况 (3 1/2 pclk worst 情况)
■
改进
Wait
定时
■
写 寄存器 wr3, wr4, wr5, 和 wr10
制造 readable
■
更小的 priority 中断 masking 没有
INTACK
■
完全 sdlc/hdlc crc character reception
块 图解
数据
控制
CPU
总线 vo
内部的
控制
逻辑
内部的 总线
频道
一个
寄存器
中断
控制
逻辑
频道
B
寄存器
+5 v 地 pclk
频道 一个
频道 b
控制
逻辑
传输者
接受者
波特
比率
发生器
10
×
19 位
框架
状态
先进先出
中断
控制 线条
5
10216f-1
8
TxDA
RxDA
RTxCA
TRxCA
dtr/reqa
SYNCA
w/reqa
RTSA
CTSA
DCDA
TxDB
RxDB
RTxCB
TRxCB
dtr/reqb
SYNCB
w/reqb
RTSB
CTSB
DCDB
related amd 产品
部分 非. 描述 部分 非. 描述
Am7960 coded 数据 transceiver Am9517A dma 控制
80186 高级地 整体的 16-位 5380, 53c80 scsi 总线 控制
微处理器 80188 高级地 整体的 8-位
80286, 80c286 高-效能 16-位 微处理器
微处理器 Am386
高-效能 32-位
微处理器