1
特性
•
串行 可擦可编程只读存储器 家族 为 configuring altera flex
10k 设备
•
简单的, 容易-至-使用 4-管脚 接口
•
E
2
可编程序的 1m 位 串行 memories 设计 至 store 配置 programs
为 可编程序的 门 arrays
•
cascadable 至 支持 额外的 配置 或者 future 高等级的-密度 arrays
•
低-电源 cmos 可擦可编程只读存储器 处理
•
可编程序的 重置 极性
•
有 在 这 空间-效率高的 表面-挂载 plcc 包装
•
在-系统 可编程序的 通过 2-线 总线
•
emulation 的 24cxx 串行 eproms
•
有 在 3.3v
±
±±
±
10% lv 和 5v
±
±±
±
5% c 版本
描述
这 at17c512/010a 和 at17lv512/010a (at17a 序列) fpga 配置
eeproms (configurators) 提供 和 容易-至-使用, 费用-有效的 配置
记忆 为 程序编制 altera flex 地方 可编程序的 门 arrays, fpga, (这
“devices”). 这 at17a 序列 是 packaged 在 这 popular 20-管脚 plcc 包装. 这
at17a 序列 家族 使用 一个 简单的 串行-进入 程序 至 配置 一个 或者 更多
fpga 设备. 这 at17a 序列 organization 供应 足够的 记忆 至 配置
一个 或者 多样的 小 fpgas. 使用 一个 特定的 特性 的 这 at17a 序列, 这 用户
能 选择 这 极性 的 这 重置 函数 用 程序编制 一个 可擦可编程只读存储器 字节. 这
at17c/lv512/010a 部分 发生 它们的 自己的 内部的 时钟 和 能 是 使用 作 一个 sys-
tem “master” 为 加载 这 fpga 设备.
这 atmel 设备 也 支持 一个 系统 friendly 准备好 管脚 和 一个 写 保护
mechanism. 这 准备好 管脚 是 使用 至 使简化 系统 电源-向上 仔细考虑. 这
wp1 管脚 是 使用 至 保护 部分 的 这 设备 记忆 在 在-系统 程序编制.
这 at17a 序列 能 是 编写程序 和 工业 标准 programmers.
fpga 串行
配置
Memories
AT17C512A
AT17LV512A
AT17C010A
AT17LV010A
rev. 0974a–04/98
管脚 配置
20-管脚 plcc
4
5
6
7
8
18
17
16
15
14
DCLK
WP1
NC
NC
重置/oe
ser_en
NC
NC
准备好
NC
3
2
1
20
19
9
10
11
12
13
nCS
地
NC
nCASC
NC
NC
数据
NC
VCC
NC