首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1589
 
资料名称:CY7C4201V-15AC
 
文件大小: 263.58K
   
说明
 
介绍:
Low-Voltage 64/256/512/1K/2K/4K/8K x 9 Synchronous FIFOs
 
 


: 点此下载
  浏览型号CY7C4201V-15AC的Datasheet PDF文件第1页
1
浏览型号CY7C4201V-15AC的Datasheet PDF文件第2页
2

3
浏览型号CY7C4201V-15AC的Datasheet PDF文件第4页
4
浏览型号CY7C4201V-15AC的Datasheet PDF文件第5页
5
浏览型号CY7C4201V-15AC的Datasheet PDF文件第6页
6
浏览型号CY7C4201V-15AC的Datasheet PDF文件第7页
7
浏览型号CY7C4201V-15AC的Datasheet PDF文件第8页
8
浏览型号CY7C4201V-15AC的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
cy7c4421v/4201v/4211v/4221V
cy7c4231v/4241v/4251V
文档 #: 38-06010 rev. *a 页 3 的 17
Architecture
这 cy7c42x1v 组成 的 一个 排列 的 64 至 8k words 的 nine
位 各自 (执行 用 一个 双-端口 排列 的 sram cells),
一个 读 pointer, 一个 写 pointer, 控制 信号 (rclk, wclk,
REN1
, ren2, wen1, wen2, rs), 和 flags (ef, pae, paf,
FF
.)
resetting 这 先进先出
在之上 电源-向上, 这 先进先出 必须 是 重置 和 一个 重置 (rs)
循环. 这个 导致 这 先进先出 至 enter 这 empty 情况
signified 用 ef
正在 低. 所有 数据 输出 (q
0-8
) go 低
t
RSF
之后 这 rising 边缘 的 rs. 在 顺序 为 这 先进先出 至 重置
至 它的 default 状态, 一个 下落 边缘 必须 出现 在 rs
和 这
用户 必须 不 读 或者 写 当 rs
是 低. 所有 flags 是
有保证的 至 是 有效的 t
RSF
之后 rs是 带去 低.
先进先出 运作
当 这 wen1信号 是 起作用的 低 和 wen2 是 起作用的HIGH,
数据 呈现 在 这 d
0-8
管脚 是 写 在 这 先进先出 在 各自
rising 边缘 的 这 wclk 信号. similarly, 当 这 ren1
REN2
信号 是 起作用的 低, 数据 在 这 先进先出 记忆 将
是 提交 在 这 q
0-8
输出. 新 数据 将 是 提交
在 各自 rising 边缘 的 rclk 当 ren1
和 ren2
起作用的. ren1
和 ren2必须 设置 向上 t
ENS
在之前 rclk 为 它
至 是 一个 有效的 读 函数. wen1
和 wen2 必须 出现 t
ENS
在之前 wclk 为 它 至 是 一个 有效的 写 函数.
一个 输出 使能 (oe) 管脚 是 提供 至 三-状态 这 q
0-8
输出 当 oe是 asserted. 当 oe是 使能 (低), 数据
在 这 输出 寄存器 将 是 有 至 这 q
0-8
输出 之后 t
OE
.
这 先进先出 包含 overflow 电路系统 至 disallow 额外的
写 当 这 先进先出 是 全部, 和 underflow 电路系统 至 disallow
额外的 读 当 这 先进先出 是 empty. 一个 empty 先进先出
维持 这 数据 的 这 last 有效的 读 在 它的 q
0-8
输出
甚至 之后 额外的 读 出现.
写 使能 1 (wen1
)
. 如果 这 先进先出 是 配置 为 程序-
mable flags, 写 使能 1 (wen1
) 是 这 仅有的 写 使能
控制 管脚. 在 这个 配置, 当 写 使能 1 (wen1
)
是 低, 数据 能 是 承载 在 这 输入 寄存器 和 内存
排列 在 这 低-至-高 转变 的 每 写 时钟
(wclk). 数据 是 贮存 是 这 内存 排列 sequentially 和
independently 的 任何 在-going 读 运作.
写 使能 2/加载 (wen2/ld
)
. 这个 是 一个 双-目的 管脚.
这 先进先出 是 配置 在 重置 至 有 可编程序的 flags
或者 至 有 二 写 使能, 这个 准许 为 depth
expansion. 如果 写 使能 2/加载 (wen2/ld
) 是 设置 起作用的
高 在 重置 (rs=低), 这个 管脚 运作 作 一个 第二 写
使能 管脚.
如果 这 先进先出 是 配置 至 有 二 写 使能, 当 写
使能 (wen1
) 是 低 和 写 使能 2/加载 (wen2/ld)
是 高, 数据 能 是 承载 在 这 输入 寄存器 和 内存
排列 在 这 低-至-高 转变 的 每 写 时钟
(wclk.) 数据 是 贮存 在 这 内存 排列 sequentially 和
independently 的 任何 在-going 读 运作.
程序编制
当 wen2/ld是 使保持 低 在 重置, 这个 管脚 是 这 加载
(ld
) 使能 为 标记 补偿 程序编制. 在 这个 配置,
wen2/ld
能 是 使用 至 进入 这 四 8-位 补偿 寄存器
包含 在 这 cy7c42x1v 为 writing 或者 读 数据 至
这些 寄存器.
当 这 设备 是 配置 为 可编程序的 flags 和
两个都 wen2/ld
和 wen1是 低, 这 第一 低-至-高
转变 的 wclk 写 数据 从 这 数据 输入 至 这
empty 补偿 least 重大的 位 (lsb) 寄存器. 这 第二,
第三, 和 fourth 低-至-高 transitions 的 wclk store 数据
在 这 empty 补偿 大多数 重大的 位 (msb) 寄存器, 全部
补偿 lsb 寄存器, 和 全部 补偿 msb 寄存器, 各自,
当 wen2/ld
和 wen1是 低. 这 fifth 低-至-高
转变 的 wclk 当 wen2/ld
和 wen1是 低
写 数据 至 这 empty lsb 寄存器 又一次.
图示 1
显示
这 寄存器 sizes 和 default 值 为 这 各种各样的 设备
类型.
它 是 不 需要 至 写 至 所有 这 补偿 寄存器 在 一个 时间.
一个 subset 的 这 补偿 寄存器 能 是 写; 然后 用 bringing
这 wen2/ld
输入 高, 这 先进先出 是 returned 至 正常的 读
和 写 运作. 这 next 时间 wen2/ld是 brought 低,
一个 写 运作 stores 数据 在 这 next 补偿 寄存器 在
sequence.
这 内容 的 这 补偿 寄存器 能 是 读 至 这 数据
输出 当 wen2/ld
是 低 和 两个都 ren1和 ren2
是 低. 低-至-高 transitions 的 rclk 读 寄存器
内容 至 这 数据 输出. 写 和 读 应当 不 是
执行 同时发生地 在 这 补偿 寄存器.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com