首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:166509
 
资料名称:P87C750EBDDB
 
文件大小: 137.97K
   
说明
 
介绍:
80C51 8-bit microcontroller family 1K/64 OTP ROM, low pin count
 
 


: 点此下载
  浏览型号P87C750EBDDB的Datasheet PDF文件第1页
1
浏览型号P87C750EBDDB的Datasheet PDF文件第2页
2
浏览型号P87C750EBDDB的Datasheet PDF文件第3页
3

4
浏览型号P87C750EBDDB的Datasheet PDF文件第5页
5
浏览型号P87C750EBDDB的Datasheet PDF文件第6页
6
浏览型号P87C750EBDDB的Datasheet PDF文件第7页
7
浏览型号P87C750EBDDB的Datasheet PDF文件第8页
8
浏览型号P87C750EBDDB的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
83c750/87c750
80c51 8-位 微控制器 家族
1k/64 otp/只读存储器, 低 管脚 计数
1998 将 01
4
管脚 描述
管脚 非.
MNEMONIC 插件/
SSOP
LCC 类型 名字 和 函数
V
SS
12 14 I
电路 地面 潜在的
V
CC
24 28 I
供应 电压 在 正常的, 空闲, 和 电源-向下 运作.
p0.0-p0.2 8-6 9-7 i/o
端口 0:
端口 0 是 一个 3-位 打开-流, 双向的 端口. 端口 0 管脚 那 有 1s 写 至 它们 float,
和 在 那 状态 能 是 使用 作 高-阻抗 输入. 这些 管脚 是 驱动 低 如果 这 端口 寄存器
位 是 written 和 一个 0. 这 状态 的 这 管脚 能 总是 是 读 从 这 端口 寄存器 用 这 程序.
p0.0, p0.1, 和 p0.2 是 打开 流 双向的 i/o 管脚 和 这 电的 特性 列表 在
这 tables 那 follow. 当 这些 differ 从 “standard ttl” 特性, 它们 是 关闭 足够的
为 这 管脚 至 安静的 是 使用 作 一般-目的 i/o. 端口 0 也 提供 alternate 功能 为
程序编制 这 非易失存储器 记忆 作 跟随:
6 7 n/一个
V
PP
(p0.2) –
程序编制 电压 输入. (看 便条 1.)
7 8 I
oe/pgm (p0.1) –
输入 这个 specifies 核实 模式 (输出 使能) 或者 这 程序 模式.
oe/pgm = 1 输出 使能 (核实 模式).
oe/pgm = 0 程序 模式.
8 9 I
asel (p0.0) –
输入 这个 indicates 这个 位 的 这 非易失存储器 地址 是 应用 至 端口 3.
asel = 0 低 地址 字节 有 在 端口 3.
asel = 1 高 地址 字节 有 在 端口 3 (仅有的 这 三 least 重大的 位 是 使用).
p1.0-p1.7 13-20 15-20,
23, 24
i/o
端口 1:
端口 1 是 一个 8-位 双向的 i/o 端口 和 内部的 拉-ups. 端口 1 管脚 那 有 1s 写
至 它们 是 牵引的 高 用 这 内部的 拉-ups 和 能 是 使用 作 输入. 作 输入, 端口 1 管脚
那 是 externally 牵引的 低 将 源 电流 因为 的 这 内部的 拉-ups. (看 直流
电的 特性: i
IL
). 端口 1 serves 至 输出 这 addressed 非易失存储器 内容 在 这 核实
模式 和 accepts 作 输入 这 值 至 程序 在 这 选择 地址 在 这 程序
模式. 端口 1 也 serves 这 特定的 函数 特性 的 这 80c51 家族 作 列表 在下:
18 20 I
INT0(p1.5):
外部 中断.
19 23 I
INT1(p1.6):
外部 中断.
20 24 I
t0 (p1.7):
计时器 0 外部 输入.
p3.0-p3.7 5-1,
23-21
6, 4-1,
27-25
i/o
端口 3:
端口 3 是 一个 8-位 双向的 i/o 端口 和 内部的 拉-ups. 端口 3 管脚 那 有 1s 写
至 它们 是 牵引的 高 用 这 内部的 拉-ups 和 能 是 使用 作 输入. 作 输入, 端口 3 管脚
那 是 externally 正在 牵引的 低 将 源 电流 因为 的 这 拉-ups. (看 直流 电的
特性: i
IL
). 端口 3 也 功能 作 这 地址 输入 为 这 非易失存储器 记忆 location 至
是 编写程序 (或者 核实). 这 10-位 地址 是 多路复用 在 这个 端口 作 指定 用
p0.0/asel.
RST 9 11 I
重置:
一个 高 在 这个 管脚 为 二 机器 循环 当 这 振荡器 是 运动, resets 这 设备.
一个 内部的 diffused 电阻 至 v
SS
准许 一个 电源-在 重置 使用 仅有的 一个 外部 电容 至
V
CC
. 之后 这 设备 是 重置, 一个 10-位 串行 sequence, sent lsb 第一, 应用 至 reset, places
这 设备 在 这 程序编制 状态 准许 程序编制 地址, 数据 和 v
PP
至 是 应用 为
程序编制 或者 verification 目的. 这 重置 串行 sequence 必须 是 同步 和 这
x1 输入.
X1 11 13 I
结晶 1:
输入 至 这 反相的 振荡器 放大器 和 输入 至 这 内部的 时钟 发生器 电路.
x1 也 serves 作 这 时钟 至 strobe 在 一个 串行 位 stream 在 重置 至 放置 这 设备 在 这
程序编制 状态.
X2 10 12 O
结晶 2:
输出 从 这 反相的 振荡器 放大器.
便条:
1. 当 p0.2 是 在 或者 关闭 至 0 volt, 它 将 影响 这 内部的 只读存储器 运作. 我们 推荐 那 p0.2 是 系 至 v
CC
通过 一个 小 拉-向上 (e.g.,
2k
).
振荡器 特性
x1 和 x2 是 这 输入 和 输出, 各自, 的 一个 反相的
放大器 这个 能 是 配置 为 使用 作 一个 在-碎片 振荡器.
至 驱动 这 设备 从 一个 外部 时钟 源, x1 应当 是
驱动 当 x2 是 left unconnected. 那里 是 非 (所需的)东西 在
这 职责 循环 的 这 外部 时钟 信号, 因为 这 输入 至 这
内部的 时钟 电路系统 是 通过 一个 分隔-用-二 flip-flop. 不管怎样,
最小 和 最大 高 和 低 时间 指定 在 这 数据
薄板 必须 是 observed.
重置
一个 重置 是 accomplished 用 支持 这 rst 管脚 高 为 在 least 二
机器 循环 (24 振荡器 时期), 当 这 振荡器 是 运动.
至 insure 一个 好的 电源-向上 重置, 这 rst 管脚 必须 是 高 长
足够的 至 准许 这 振荡器 时间 至 开始 向上 (正常情况下 一个 few
milliseconds) 加 二 机器 循环. 在 电源-向上, 这 电压 在
V
CC
和 rst 必须 来到 向上 在 这 一样 时间 为 一个 恰当的 开始-向上.
空闲 模式
在 空闲 模式, 这 cpu puts 它自己 至 睡眠 当 所有 的 这 在-碎片
peripherals 停留 起作用的. 这 操作指南 至 invoke 这 空闲 模式 是 这
last 操作指南 executed 在 这 正常的 运行 模式 在之前 这
空闲 模式 是 使活动. 这 cpu 内容, 这 在-碎片 内存, 和 所有
的 这 特定的 函数 寄存器 仍然是 intact 在 这个 模式. 这
空闲 模式 能 是 terminated 也 用 任何 使能 中断 (在
这个 时间 这 处理 是 picked 向上 在 这 中断 维护 routine
和 持续), 或者 用 一个 硬件 重置 这个 开始 这 处理器 在
这 一样 manner 作 一个 电源-在 重置.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com