8
fn9062.2
april 13, 2004
好 作 所有 这 控制 和 monitoring 功能 需要 为
完全 acpi implementation.
Initialization
这 isl6504/一个 automatically initializes 在之上 receipt 的 输入
电源. 这 电源-在 重置 (por) 函数 continually
monitors 这 5v
SB
输入 供应 电压, 初始的
3.3v
双
/3.3v
SB
和 1.5v
SB
软-开始 运作 shortly
之后 exceeding por 门槛.
双 输出 运算的 真实 表格
表格 1 describes 这 真实 combinations pertaining 至 这
3.3v
双/sb
和 5v
双
输出. 这 last 二 线条
highlight 这 仅有的 区别 在 这 isl6504 和
isl6504a. 这 内部的 电路系统 做 不 准许 这 转变
从 一个 s3 (suspend 至 内存) 状态 至 一个 s4/s5 (suspend 至
disk/软 止) 状态 或者 恶行 对抗. 这 仅有的 ‘legal’ transitions
是 从 一个 起作用的 状态 (s0, s1) 至 一个 睡眠 状态 (s3, s5)
和 恶行 对抗.
函数的 定时 图解
计算数量 4 (isl6504), 5 (isl6504a), 和 6 是 定时 图解,
detailing 这 电源 向上/向下 sequences 的 所有 这 输出 在
回馈 至 这 状态 的 这 睡眠-状态 管脚 (s3
, s5), 作 好
作 这 状态 的 这 输入 atx 供应. 不 显示 在 这些
图解 是 这 deglitching feature 使用 至 保护 相反 false
睡眠 状态 tripping. 两个都 s3
和 s5管脚 是 保护 相反
噪音 用 一个 2
µ
s 过滤 (典型地 1–4
µ
s). 这个 特性 是 有用的 在
嘈杂的 计算机 环境 如果 这 控制 信号 有 至
travel 在 重大的 距离. additionally, 这 s3
管脚
特性 一个 200
µ
s 延迟 在 transitioning 至睡眠 states. once 这
S3
管脚 变得 低, 一个 内部的 计时器 是 使活动. 在 这 终止 的
这 200
µ
s 间隔, 如果 这 s5
管脚 是 低, 这 isl6504/一个
switches 在 s5 睡眠 状态; 如果 这 s5
管脚 是 高, 这
isl6504/一个 变得 在 s3 睡眠 状态.
表格 1. 5V
双
输出 (v
OUT4
) 真实 表格
S5
S3 3.3vdl/sb 5VDL COMMENTS
1 1 3.3v 5V s0/s1/s2 states (起作用的)
1 0 3.3v 5V S3
0 1 便条 维持 previous 状态
0 0 3.3v 0V s4/s5 (isl6504)
0 0 3.3v 5V s4/s5 (isl6504a)
便条: 结合体 不 允许.
图示 4. 5V
双
和 3.3v
双
/3.3v
SB
定时
图解; isl6504
5VSB
3.3v, 5v
S3
S5
5VDLSB
DLA
3V3DLSB
3V3DL
5VDL
图示 5. 5V
双
和 3.3v
双
/3.3v
SB
定时
图解; isl6504a
5VSB
3.3v, 5v
S3
S5
5VDLSB
DLA
3V3DLSB
3V3DL
5VDL
图示 6. 1.5v
SB
, 和 1.2v
VID
定时 图解
5VSB
3.3v,
S3
S5
1V2VID
DLA
1V5SB
5v, 12v
isl6504, isl6504a