8
ltc694-3.3/ltc695-3.3
图示 1. 重置 起作用的 时间
V
CC
t
1
t
1
= 重置 起作用的 时间
v1 = 重置 电压 门槛
v2 = 重置 电压 门槛 +
重置 门槛 hysteresis
t
1
V2
V2
V1
V1
694/5-3.3 f01
重置
低 线条
U
S
一个
O
PP
L
IC
在
I
WU
U
I 为 ATIO
微处理器 重置
这 ltc694-3.3/ltc695-3.3 使用 一个 bandgap 电压 谈及-
ence 和 一个 精确 电压 比较器 c1 至 监控 这
3.3v 供应 输入 在 v
CC
(看 块 图解). 当 v
CC
falls 在下 这 重置 电压 门槛, 这 重置 输出
是 强迫 至 起作用的 低 状态. 这 重置 电压 门槛
accounts 为 一个 10% 变化 在 v
CC
, 所以 这 重置 输出
变为 起作用的 低 当 v
CC
falls 在下 3.0v (2.9v
典型). 在 电源-向上, 这 重置 信号 是 使保持 起作用的 低
为 一个 最小 的 140ms 之后 重置 电压 门槛 是
reached 至 准许 这 电源 供应 和 微处理器 至
stabilize. 这 重置 起作用的 时间 是 可调整的 在 这 ltc695-
3.3. 在 电源-向下, 这 重置 信号 仍然是 起作用的 低
甚至 和 v
CC
作 低 作 1v. 这个 能力 helps 支撑 这
微处理器 在 稳固的 关闭 情况. 图示 1
显示 这 定时 图解 的 这 重置 信号.
这 精确 电压 比较器, c1, 典型地 有 40mv
的 hysteresis 这个 确保 那 glitches 在 v
CC
管脚 做 不
活动 这 重置 输出. 回馈 时间 是 典型地
10
µ
s. 至 帮助 阻止 mistriggering 预定的 至 瞬时 负载,
这 v
CC
管脚 应当 是 绕过 和 一个 0.1
µ
f 电容 和
这 leads 修整 作 短的 作 可能.
这 ltc695-3.3 有 二 额外的 输出: 重置 和
低 线条. 重置 是 一个 起作用的 高 输出 和 是 这
inverse 的 重置. 低 线条 是 这 输出 的 这 精确
电压 比较器 c1. 当 v
CC
falls 在下 这 重置
电压 门槛, 低 线条 变得 低. 低 线条 returns
高 作 soon 作 v
CC
rises 在之上 这 重置 电压 门槛.
电池 switchover
这 电池 switchover 电路 比较 v
CC
至 这 v
BATT
输入, 和 connects v
输出
至 whichever 是 高等级的. 当
V
CC
rises 至 70mv 在之上 v
BATT
, 这 电池 switchover
比较器, c2, connects v
输出
至 v
CC
通过 一个 承担-
pumped nmos 电源 转变, m1. 当 v
CC
falls 至
50mv 在之上 v
BATT
, c2 connects v
输出
至 v
BATT
通过 一个
pmos 转变, m2. c2 有 典型地 20mv 的 hysteresis 至
阻止 spurious 切换 当 v
CC
仍然是 nearly
equal 至 v
BATT
. 这 回馈 时间 的 c2 是 大概
20
µ
s.
在 正常的 运作, 这 ltc694-3.3/ltc695-3.3
使用 一个 承担-pumped nmos 电源 转变 至 达到 低
落后 和 低 供应 电流. 这个 电源 转变 能
deliver 向上 至 50ma 至 v
输出
从 v
CC
和 有 一个 典型 在
阻抗 的 5
Ω
. 这 v
输出
管脚 应当 是 绕过 和
一个 电容 的 0.1
µ
f 或者 更好 至 确保 稳固. 使用 的
一个 大 绕过 电容 是 advantageous 为 供应
电流 至 重的 瞬时 负载.
当 运行 电流 大 比 50ma 是 必需的
从 v
输出
, 或者 一个 更小的 落后 (v
CC
-v
输出
电压 differen-
tial) 是 desired, 这 ltc695-3.3 应当 是 使用. 这个
产品 提供 batt 在 输出 至 驱动 这 根基 的 一个
外部 pnp 晶体管 (图示 2). 如果 高等级的 电流 是
需要 和 这 ltc694-3.3, 一个 高 电流 肖特基
二极管 能 是 连接 从 这 v
CC
管脚 至 这 v
输出
管脚
至 供应 这 extra 电流.