cdc857-2, cdc857-3
2.5-/3.3-v 阶段-锁 循环 时钟 驱动器
scas627a – 九月 1999 – 12月 1999
6
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
定时 (所需的)东西 在 推荐 范围 或者 供应 电压 和 运行 free–air
温度
参数 测试 情况 最小值 最大值 单位
f
C
时钟 频率 66 167 MHz
输入 时钟 职责 循环 40% 60%
stabilization 时间
†
0.1 ms
†
时间 必需的 为 这 整体的 pll 电路 至 获得 阶段 锁 的 它的 反馈 信号 至 它的 涉及 信号. 为 阶段 锁 至 是 得到, 一个
fixed–frequency, fixed–phase 涉及 信号 必须 是 呈现 在 clk. 直到 阶段 锁 是 得到, 这 规格 为 propagation 延迟,
skew, 和 jitter 参数 给 在 这 切换 特性 表格 是 不 适用. 这个 参数 做 不 应用 为 输入 调制
下面 ssc 应用.
切换 特性
参数 测试 情况 最小值 NOM 最大值 单位
t
PLH
‡
low–to 高 水平的 传播 延迟 时间
(看 图示 5)
clk 模式/clk 至 任何 输出 1.5 3.5 6 ns
t
PHL
‡
high–to 低 水平的 传播 延迟 时间
(看 图示 5)
clk 模式/clk 至 任何 输出 1.5 3.5 6 ns
t
en
输出 使能 时间 clk 模式/g 至 任何 y 输出 3 ns
t
dis
输出 使不能运转 时间 clk 模式/g 至 任何 y 输出 3 ns
t
(jitt )
Jitter (顶峰 至 顶峰)
66 mhz 120
pst
(jitter)
jitter (顶峰-to–peak)
100/125/133/167 mhz 75
ps
t
(jitt )
Jitter (循环 至 循环)
66 mhz 110
pst
(jitter)
jitter (循环-至-循环)
100/125/133/167 mhz 65
ps
t
(阶段
错误)
阶段 错误 (看 图示 4)
所有 差别的 在放 和 输出 termi-
–150 150 ps
t
skew(0)
输出 skew (看 图示 4)
所有差别的 在 ut 和 输出 ut termi-
nals 是 terminated 和 120
Ω
/
16 F h i Fi 2
100 ps
t
skew(p)
脉冲波 skew
16 pf 作 显示 在 图示 2
100 ps
职责 循环
§
(看 图示 6)
66 mhz 至 100 mhz 49.5% 50.5%
职责 循环
§
(看 图示 6)
101 mhz 至 167 mhz 49% 51%
t
r
, t
f
输出 上升 和 下降 时间 (20% – 80%) 加载 = 120
Ω
/16 pf 650 800 950 ps
‡
谈及 至 转变 的 同相 输出.
§
当 这 脉冲波 skew 是 almost 常量 在 频率, 这 职责 循环 错误 增加 在 高等级的 发生率. 这个 是 预定的 至 the formula: 职责
循环 = t
wH
/t
c
, 是 这 循环 时间 (t
c
) 减少 作 这 频率 变得 向上.