图示 3 : PDIP 管脚 连接
管脚 DESCRIPTI在
地 : 地面
V
CC
: +5 伏特 (
±
5%)
r/w : 读/写 (输入). 这个 输入 定义 一个
数据 transfert 作 一个 读 (高) 或者 写
(低) 循环. 这个 信号 是 使用 作 WR
和 一个 Intel 处理器 类型.
DTACK : 这个 输出 信号 这 completion 的 这
运作 阶段 的 一个 总线 循环 至 这 pro-
cessor. 如果 这 总线 循环 是 一个 处理器
读, 这 CMFP asserts DTACK 至 indi-
cate 那 这 信息 在 这 数据 总线
是 有效的. 如果 这 总线 循环 是 一个 处理器 至
这 cmfp, DTACK acknowledges 这
acceptance 的 这 数据 用 这 cmfp.
DTACK 将 是 asserted 仅有的用 一个 CMFP
那 有 CS 或者 IAK (和 iei) asserted.
这个 信号 是 不 使用 和 一个 6800 pro-
cessor 类型.
图示 4 : PLCC 管脚 连接
管脚 MOTOROLA
6800 类型
MOTOROLA
多路复用
INTEL
48
47
1
35
CS
E
r/w
V
SS
CS
DS
r/w
作
CS
RD
WR
ALE
CS : 碎片 选择 (输入, 起作用的 低). CS 是 u-
sed 至 选择 这 TS68HC901 CMFP 为
accesses 至 the 内部的 寄存器. CS
和 IACK 必须 不 是 asserted 在 the
一样 时间.
DS : 数据 Stobe (输入, 起作用的 低).这个 输入
是 部分 的 这 内部的 碎片 选择 和 在-
terrupt acknowledge 功能.
这 CMFP 必须 是 located 在 这 更小的
portion 的 这 16-位 数据-总线 所以 那 这
vector 号码 passed 至 这 处理器
在 一个 中断 acknowledge 循环
将 是 located 在 这 低 字节 的 这 数据
文字. 作 一个 结果, DS 必须 是 连接
至 the processor’s 更小的 数据 strobe 如果
vectored 中断 是 至 是 使用. 便条
那 这个 forces 所有 寄存器 至 是 located
在 odd 地址 和 latches 数据 在 这
rising 边缘 为 写. 这个 信号 是 使用
作 RD 和 一个 Intel 处理器 类型.
TS68HC901
4/42