中断 结构 是 不 执行, 这 IEI 的 所有
CMFPs 必须 是 系 低.
当 这 处理器 initiates 一个 中断 acknow-
ledge 循环 用 驱动 IACK 和 ds, 这 CMFP
谁的 IEI 是 低 将 respond 和 一个 vector 号码
如果 中断 是 pending. 如果 这个 设备 做 不 有 一个
pending 中断, IEO 是 asserted 这个 准许 这
next 更小的 priority 设备 至 respond 至 这 中断
acknowledge. 当 一个 CMFP propagates ieo, 它
将 不 驱动 这 数据 总线 也不 DTACK 在 这 在-
terrupt acknowledge 循环. 这 定时 为 一个 IACK
循环 是 显示 在 图示 23 和 24.
重置 运作
这 重置 运作 将 initialize 这 CMFP 至 一个
知道 状态. 这 重置 运作 需要 那 这
重置 输入 是 asserted 为 一个 最小 的 二
microseconds. 在 一个 设备 重置 情况, 所有
内部的 CMFP 寄存器 是 cleared 除了 为 这
计时器 数据 寄存器 (tadr, tbdr, TCDR 和
tddr), 这 通用同步/异步串行接收/发送器 数据 寄存器 (udr), 这 trans-
mitter 状态 寄存器 (tsr) 和 这 中断 vector
寄存器. 所有 计时器 是 stopped 和 这 通用同步/异步串行接收/发送器 re-
ceiver 和 传输者 是 无能. 这 中断
途径 是 也 无能 和 任何 pending inter-
rupts 是 cleared. 在 增加, 这 一般 目的
中断 i/o 线条 是 放置 在 这 高- 阻抗
输入 模式 和 这 计时器 输出 是 驱动 低. ex-
ternal CMFP 信号 是 negated. 这 中断 vec-
tor 寄存器 是 initialized 至 一个 0fh.
非 多路复用 模式
在 这个 模式, 这 MPX 输入 必须 是 设置 至 零, 和
这 TS68HC901 能 是 使用 和 一个 68000 proces-
sor 类型 或者 一个 6800 处理器 类型. 谈及 至 图示 21
至 24 为 这 电的 特性.
和 一个 6800 处理器 类型 这 DS 管脚 是 连接
至 这 E 信号 的 这 处理器, 这 DTACK 信号
是 不 使用 和 这 CLK 必须 是 zeroed.
多路复用 模式
这 CMFP 能 是 使用 也 在 一个 MOTOROLA 或者
INTEL 总线 类型. 在 这个 情况 这 MPX 管脚 是 connec-
ted 至 vcc. 这 表格 页 4 给 这 signification
的 这 不同的 信号 使用. 一个 dummy 进入 至 这
TS68HC901 有 至 是 完毕 在之前 任何 有效的 进入
在 顺序 至 设置 向上 这 内部的 逻辑 的 抽样.
TS68HC901
8/42