首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:225531
 
资料名称:CLC016ACQ
 
文件大小: 422.48K
   
说明
 
介绍:
Data Retiming PLL with Automatic Rate Selection
 
 


: 点此下载
  浏览型号CLC016ACQ的Datasheet PDF文件第5页
5
浏览型号CLC016ACQ的Datasheet PDF文件第6页
6
浏览型号CLC016ACQ的Datasheet PDF文件第7页
7
浏览型号CLC016ACQ的Datasheet PDF文件第8页
8

9
浏览型号CLC016ACQ的Datasheet PDF文件第10页
10
浏览型号CLC016ACQ的Datasheet PDF文件第11页
11
浏览型号CLC016ACQ的Datasheet PDF文件第12页
12
浏览型号CLC016ACQ的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
产品 描述
(持续)
函数的 描述
频率 探测器 (fd)
频率 探测器 发现 区别
VCO 比率 输入 数据 比率, 然后 forces 频率
(比率) 区别 零. 自动-比率 模式, 一个 differ-
ence 发现, FD requests ARS 开始 一个
搜索 相一致 比率. Once PLL acquires 阶段 锁,
PLL takes 控制 FD 变得 inactive.
阶段 探测器 (pd)
PD 比较 阶段 VCO 阶段
输入 数据. PD 输出 一个 差别的 电流 这个
均衡的 阶段 错误. PD 增益 单位 am-
peres radian 依赖 在之上 数据 转变
密度 (
ρ
). 数据 转变 密度 定义 av-
erage 号码 数据 transitions 时钟 循环,
bounded 0
≤ρ≤
1. PD 输出 连接
VCO 通过 外部 循环 过滤 网络. 这个 网络
translates PD 输出 电流 一个 电压 控制
vco.
循环 过滤 (lf)
外部 循环 过滤 显示
图示 3
制造 向上
被动的 组件 R
BW
,c
Z
, C
P
. 这个 外部 循环 fil-
ter 控制 PLL dynamics acquisition 时间.
频率 探测器 供应 它的 信号 C
Z
capaci-
tor, takes 控制 VCO 下面 情况 fre-
quency unlock. 选择 过滤 组件 cov-
ered
循环 过滤 设计
部分.
电压 控制 振荡器 (vco)
VCO 一个 温度-补偿, 工厂-修整
多谐振荡器 需要 外部 电容 tuning.
稳固的 温度 电源 供应 变化. 这个
排除 需要 电位器 调整 各自
VCO 中心 发生率 correspond 输入 数据
比率. instead, 一个 外部 电阻 (r
n
) 使用 设置 各自
数据 比率 范围 40 Mbps 400 mbps.
运输车 探测器 (cd)
CD 电路 一个 retriggerable 一个-shot 这个 retriggers
数据 转变. 数据 transitions 出现 一个 比率
1 转变 µs, CD indicates 存在 数据
输入 管脚 DDI ddi. CD 输入 一个 信号 ARS
inhibits 任何 比率 搜索 occurring absence 在-
数据. CD 连接 沉默的 管脚,
数据 呈现, 输出 时钟 (sco, sco) 数据
(sdo, sdo) 线条 latched.
自动-比率 选择 (ars) 多路调制器 (mux)
ars, conjunction mux, sequences 通过
用户-配置 电阻 (r
n
) 一个 unlocked con-
dition. ARS 模式: 自动-比率 模式 (arm)
手工的-比率 模式 (mrm). 包含 额外的 fea-
tures 功能 discussed 部分 named
自动-比率 选择.
ARS 自动-比率 模式, 它的 输入 FD (这
LHP 控制 线条), 运输车 发现 (cd), VCO (clk),
Latched 数据 输出. 这些 输入 信号 生产 一个
外部 搜索 (ser) 信号 那, 连接
acq/wr 输入, 使能 ARM 运作. 一个 单独的 capaci-
tor, C
ARS
, sets ARM sequence 时间 stepping 通过
不同的 用户-配置 数据 比率.
定时 部分 ARS 控制 数字的 输入
相似物 多路调制器 (mux). 下面 控制 ars,
MUX 步伐 通过 各自 数据 比率 开始
先前-选择 电阻 R
n
incrementing R
n+1
,
顺序 R
0
,r
1
,r
2
,r
3
,r
0
, .... 这个 sequence re-
peated 直到 达到. 2-位 双向的 总线,
包括 RD0 rd1, indicates 选择 数据 比率.
rd0, RD1 双向的 总线 设置 输出 模式
自动 起作用的 (高). 因此, rd0, RD1 moni-
tored 自动 起作用的. 数据 呈现
输入, CD inhibit arm.
手工的 模式 rd0, RD1 线条 设置 输入 模式.
因此, rd0, RD1 不能 监控 自动 在-
起作用的. 选择 外部 组件 两个都 模式
运作 discussed sections,
电阻 选择
数据 比率,
自动-比率 选择
.
设计 指导原则
电阻 选择 数据 比率
CLC016 数据 Retiming PPL 支持 4 不同的 数据
比率 使用 用户-选择 电阻器 设置 VCO 中心
频率. 电阻器 建立
计算数量 1, 2
identified
涉及 designators R
n
, 在哪里 n 0, 1, 2 3.
推荐 用户 选择 电阻
容忍 1
%
温度 coefficients
100 ppm/
˚c. 谈及
表格 1
表格 2
计算 电阻 val-
ues SMPTE SONET standards. 电阻器 其它
数据 比率 决定 下列的 等式:
wheren=0,1,2,3andf
CLK
desired 数据 比率.
表格 1. 电阻 SMPTE 259M 数据 比率
数据 比率
(mbps)
ref. des.
(在
计算数量
1, 2
)
R
n
计算
电阻
(k
)
1
%
电阻器
(在
计算数量
1, 2
)
(k
)
143 R
0
6.79 6.81
177 R
1
5.45 5.49
270 R
2
3.50 3.48
360 R
3
2.58 2.55
表格 2. ds-3 sonet/sdh 电阻
数据 比率
(mbps)
计算
电阻
(k
)
1
%
电阻器
(k
)
44.7 22.1 22.1
51.84 19.1 19.1
155.52 6.23 6.19
311.04 3.02 3.01
循环 过滤 设计
函数 PLL 低-通过 过滤 jitter 在-
coming 数据 stream. jitter 转移 函数 PLL
(或者 阶段 转移 函数) 设置 阶段 探测器
增益, 循环 过滤 转移 函数, VCO 增益.
这些 elements 显示 小-信号 dia-
gram,
图示 4
.
9 www.国家的.com
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com