产品 描述
(持续)
函数的 块 描述
频率 探测器 (fd)
这 频率 探测器 发现 这 区别 在
VCO 比率 和 这 输入 数据 比率, 然后 forces 这 频率
(比率) 区别 至 零. 在 自动-比率 模式, 当 一个 differ-
ence 是 发现, FD requests 这 ARS 块 至 开始 一个
搜索 至 相一致 这 比率. Once 这 PLL acquires 阶段 锁,
这 PLL takes 控制 和 这 FD 变得 inactive.
阶段 探测器 (pd)
这 PD 比较 这 阶段 的 这 VCO 至 这 阶段 的 这
输入 数据. 这 PD 输出 是 一个 差别的 电流 这个 是
均衡的 至 这 阶段 错误. 这 PD 增益 有 单位 的 am-
peres 每 radian 和 是 依赖 在之上 这 数据 转变
密度 (
ρ
). 这 数据 转变 密度 是 定义 作 这 av-
erage 号码 的 数据 transitions 每 时钟 循环, 和 是
bounded 用 0
≤ρ≤
1. 这 PD 输出 是 连接 至 这
VCO 通过 这 外部 循环 过滤 网络. 这个 网络
translates 这 PD 输出 电流 至 一个 电压 那 控制 这
vco.
循环 过滤 (lf)
这 外部 循环 过滤 显示 在
图示 3
是 制造 向上 的
被动的 组件 R
BW
,c
Z
, 和 C
P
. 这个 外部 循环 fil-
ter 控制 这 PLL dynamics 和 acquisition 时间.
这 频率 探测器 供应 它的 信号 至 这 C
Z
capaci-
tor, 和 takes 控制 的 这 VCO 下面 这 情况 的 fre-
quency unlock. 这 选择 的 这 过滤 组件 是 cov-
ered 在 这
循环 过滤 设计
部分.
电压 控制 振荡器 (vco)
这 VCO 是 一个 温度-补偿, 工厂-修整
多谐振荡器 那 需要 非 外部 电容 为 tuning. 它
是 稳固的 在 温度 和 电源 供应 变化. 这个
排除 这 需要 为 电位器 至 调整 各自 的 这
VCO 中心 发生率 至 correspond 和 这 输入 数据
比率. instead, 一个 外部 电阻 (r
n
) 是 使用 至 设置 各自 的
四 数据 比率 在 这 范围 的 40 Mbps 至 400 mbps.
运输车 探测器 (cd)
这 CD 电路 是 一个 retriggerable 一个-shot 这个 retriggers 在
每 数据 转变. 当 数据 transitions 出现 在 一个 比率
≥
1 转变 每 µs, CD indicates 这 存在 的 数据 在 这
输入 管脚 DDI 和 ddi. CD 也 输入 一个 信号 至 ARS 那
inhibits 任何 比率 搜索 从 occurring 在 这 absence 的 在-
放 数据. 当 CD 在 连接 至 这 沉默的 管脚, 和 非
数据 是 呈现, 这 输出 时钟 (sco, sco) 和 数据
(sdo, sdo) 线条 是 latched.
自动-比率 选择 (ars) 和 多路调制器 (mux)
这 ars, 在 conjunction 和 这 mux, sequences 通过
这 用户-配置 电阻 值 (r
n
) 在 一个 unlocked con-
dition. 这 ARS 有 二 模式: 自动-比率 模式 (arm) 和
手工的-比率 模式 (mrm). 它 包含 额外的 fea-
tures 和 功能 那 是 discussed 在 这 部分 named
自动-比率 选择.
当 ARS 是 在 自动-比率 模式, 它的 输入 是 这 FD (这
LHP 控制 线条), 这 运输车 发现 (cd), 这 VCO (clk),
和 Latched 数据 输出. 这些 输入 信号 生产 一个
外部 搜索 (ser) 信号 那, 当 连接 至 这
acq/wr 输入, 使能 这 ARM 运作. 一个 单独的 capaci-
tor, C
ARS
, sets 这 ARM sequence 时间 为 stepping 通过
这 不同的 用户-配置 数据 比率.
这 定时 部分 的 这 ARS 块 控制 这 数字的 输入
相似物 多路调制器 (mux). 下面 这 控制 的 ars, 这
MUX 步伐 通过 各自 数据 比率 开始 和 这
先前-选择 电阻 R
n
和 incrementing 至 R
n+1
,
等 在 顺序 的 R
0
,r
1
,r
2
,r
3
,r
0
, .... 这个 sequence 是 re-
peated 直到 锁 是 达到. 这 2-位 双向的 总线,
包括 的 RD0 和 rd1, indicates 这 选择 数据 比率.
这 rd0, RD1 双向的 总线 是 设置 至 输出 模式 当
自动 是 起作用的 (高). 因此, rd0, RD1 能 是 moni-
tored 当 自动 是 起作用的. 当 非 数据 是 呈现 在 这
输入, CD 将 inhibit 这 arm.
在 手工的 模式 这 rd0, RD1 线条 是 设置 至 输入 模式.
因此, rd0, RD1 不能 是 监控 当 自动 是 在-
起作用的. 这 选择 的 外部 组件 为 两个都 模式
的 运作 是 discussed 在 sections,
电阻 选择 为
数据 比率,
和
自动-比率 选择
.
设计 指导原则
电阻 选择 为 数据 比率
这 CLC016 数据 Retiming PPL 支持 4 不同的 数据
比率 使用 用户-选择 电阻器 那 设置 这 VCO 中心
频率. 这 电阻器 建立 在
计算数量 1, 2
是 identified
用 这 涉及 designators R
n
, 在哪里 n 是 0, 1, 2 和 3.
它 是 推荐 那 这 用户 选择 电阻 值 和
容忍 的 1
%
和 温度 coefficients 的
≤
100 ppm/
˚c. 谈及 至
表格 1
和
表格 2
为 计算 电阻 val-
ues 为 SMPTE 和 SONET standards. 电阻器 为 其它
数据 比率 是 决定 从 这 下列的 等式:
wheren=0,1,2,3andf
CLK
是 这 desired 数据 比率.
表格 1. 电阻 值 为 SMPTE 259M 数据 比率
数据 比率
(mbps)
ref. des.
(在
计算数量
1, 2
)
R
n
计算
电阻
(k
Ω
)
1
%
电阻器
(在
计算数量
1, 2
)
(k
Ω
)
143 R
0
6.79 6.81
177 R
1
5.45 5.49
270 R
2
3.50 3.48
360 R
3
2.58 2.55
表格 2. ds-3 和 sonet/sdh 电阻 值
数据 比率
(mbps)
计算
电阻
(k
Ω
)
1
%
电阻器
(k
Ω
)
44.7 22.1 22.1
51.84 19.1 19.1
155.52 6.23 6.19
311.04 3.02 3.01
循环 过滤 设计
这 函数 的 这 PLL 是 至 低-通过 过滤 这 jitter 的 这 在-
coming 数据 stream. 这 jitter 转移 函数 为 这 PLL
(或者 这 阶段 转移 函数) 是 设置 用 这 阶段 探测器
增益, 这 循环 过滤 转移 函数, 和 这 VCO 增益.
这些 elements 是 显示 在 这 小-信号 块 dia-
gram,
图示 4
.
9 www.国家的.com