首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:240682
 
资料名称:CY22393ZC-XXX
 
文件大小: 235.36K
   
说明
 
介绍:
Three-PLL Serial-Programmable Flash-Programmable Clock Generator
 
 


: 点此下载
  浏览型号CY22393ZC-XXX的Datasheet PDF文件第1页
1
浏览型号CY22393ZC-XXX的Datasheet PDF文件第2页
2
浏览型号CY22393ZC-XXX的Datasheet PDF文件第3页
3

4
浏览型号CY22393ZC-XXX的Datasheet PDF文件第5页
5
浏览型号CY22393ZC-XXX的Datasheet PDF文件第6页
6
浏览型号CY22393ZC-XXX的Datasheet PDF文件第7页
7
浏览型号CY22393ZC-XXX的Datasheet PDF文件第8页
8
浏览型号CY22393ZC-XXX的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CY22393
CY22394
CY22395
文档 #: 38-07186 rev. *b 页 4 的 19
运作
这 cy22393, cy22394, 和 cy22395 是 一个 家族 的 部分
设计 作 升级 至 这 存在 cy22392 设备. 这些
部分 有 类似的 效能 至 这 cy22392, 但是 提供
先进的 特性 至 满足这 needs 的 更多 要求
产品.
这 时钟 家族 有 三 plls 这个, 当 联合的 和
这 涉及, 准许 向上 至 四 独立 发生率 至 是
输出 在 向上 至 六 管脚. 这些 三 plls 是 完全地
可编程序的.
configurable plls
pll1 发生 一个 频率 那是 equal 至 这 涉及
分隔 用 一个 8-位 分隔物 (q) 和 multiplied 用 一个 11-位
分隔物 在 这 pll 反馈 循环 (p). 这 输出 的 pll1 是 sent
至 二 locations: 这 交叉 要点 转变 和 这 pecl 输出
(cy22394). 这 输出 的 pll1 是也 sent 至 一个 /2, /3, 或者 /4
同步的 邮递-分隔物 那是 输出 通过 clke. 这
频率 的 pll1 能 是 changed 通过 串行 程序编制 或者
用 外部 cmos 输入, s0, s1, 和 s2. 看 这 下列的
部分 在 一般-目的 输入 为 更多 detail.
pll2 发生 一个 频率 那是 equal 至 这 涉及
分隔 用 一个 8-位 分隔物 (q) 和 multiplied 用 一个 11-位
分隔物 在 这 pll 反馈 循环 (p). 这 输出 的 pll2 是 sent
至 这 交叉 要点 转变. 这 频率 的 pll2 能 是
changed 通过 串行 程序编制.
pll3 发生 一个 频率 那是 equal 至 这 涉及
分隔 用 一个 8-位 分隔物 (q) 和 multiplied 用 一个 11-位
分隔物 在 这 pll 反馈 循环 (p). 这 输出 的 pll3 是 sent
至 这 交叉 要点 转变. 这 频率 的 pll3 能 是
changed 通过 串行 程序编制.
一般-目的 输入
s2 是 一个 一般-目的 输入 那 能 是 编写程序 至
准许 为 二 不同的 频率 settings. 选项 那 将 是
切换 和 这个 一般-目的 输入 是 作 跟随: 这
频率 的 pll1, 这 输出 分隔物 的 clkb, 和 这 输出
分隔物 的 clka.
这 二 频率 settings 是 包含 在里面 一个 第八-行
频率 表格. 这 值 的 sclk (s1) 和 sdat (s0) 管脚
是 latched 在 开始-向上 和 使用 作 这 其它 二 indexes
在 这个 排列.
clka 和 clkb 两个都 有 7-位 dividers 那 要点 至 一个 的
二 可编程序的 settings (register 0 和 寄存器 1). 两个都
clocks share 一个 单独的 register 控制, 所以两个都 必须 是 设置 至
寄存器 0, 或者 两个都 必须 是 设置 至 寄存器 1.
为 例子, 这 部分 将 是 编写程序 至 使用 s0, s1, 和
s2 (0,0,0 至 1,1,1) 至 控制第八 不同的 值 的 p 和 q
在 pll1. 为 各自 pll1 p 和 q 设置, 一个 的 这 二 clka
和 clkb 分隔物 寄存器 能 是 选择. 任何 分隔物 改变
作 一个 结果 的 切换 s0, s1,或者 s2 是 有保证的 至 是 glitch
自由.
结晶 输入
这 输入 结晶 振荡器 是 一个重要的 特性 的 这个 家族
的 部分 因为 的 它的 flexibility 和 效能 特性.
这 振荡器 反相器 有 可编程序的 驱动 力量. 这个
准许 为 最大 compatibility 和 crystals 从 各种各样的
manufacturers, 处理, 效能, 和 质量.
这 输入 加载 电容 是 放置 在-消逝 至 减少 外部
组件 费用. 这些 电容 是 真实 并行的-加设护板
电容 为 过激-直线的 效能. 这些 是 选择 至
减少 这 频率 变换 那 occurs 当 非-直线的 加载
电容 interacts 和 加载, 偏差, 供应, 和 温度
改变. 非-直线的 (场效应晶体管 门) 结晶 加载 电容 应当
不 是 使用 为 mpeg, pots dial 声调, communications, 或者
其它 产品 那 是 敏感的 至 绝对 频率
(所需的)东西.
这 值 的 这 加载 电容 是 决定 用 六 位 在 一个
可编程序的 寄存器. 这 加载 电容 能 是 设置 和
一个 决议 的 0.375 pf 为 一个 总的 结晶 加载 范围 的 6 pF
至 30 pf.
为 驱动 时钟 输入 这 输入 加载 电容 将 是
完全地 绕过. 这个 使能 这 时钟 碎片 至 接受
驱动 频率 输入 向上 至 166 mhz. 如果 这 应用
需要 一个 驱动 输入, 然后 xtalout 必须 是 left floating.
数字的 vcxo
这 串行 程序编制 接口 将 是 使用 至 dynamically
改变 这 电容 加载 值 在 这 结晶. 一个 改变 在
结晶 加载 电容 corresponds 和 一个 改变 在 这
涉及 频率.
为 特定的 pullable crystals 指定 用 cypress, 这 capac-
itance 拉 范围 是 +150 ppm 至 –150 ppm 从 midrange.
clka 或者 lclka 10 10 10 configurable 时钟 输出 一个; lclka 关联 至 lvdd
地/lgnd 11 11 11 地面
sdat (s0) 12 12 12 二 线 串行 端口 数据. s0 值 latched 在 开始-向上
sclk (s1) 13 13 13 二 线 串行 端口 时钟. s1 值 latched 在 开始-向上
AV
DD
14 14 14 相似物 电源 供应
s2/
SUSPEND
15 15 15 一般 目的 输入 为 frequency 控制; 位 2. optionally
suspend 模式 控制 输入
关闭/
OE
16 16 16 places 输出 在 三-状态 情况 和 shuts 向下 碎片
当 低. optionally, 仅有的 places 输出 在 三-状态
情况 和 做 不 shut 向下 碎片 当 低
管脚 定义
(持续)
名字
管脚 号码
CY22393
管脚 号码
CY22394
管脚 号码
CY22395 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com