首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:248023
 
资料名称:AD5305ARM
 
文件大小: 427.29K
   
说明
 
介绍:
2.5 V to 5.5 V, 500 uA, 2-Wire Interface Quad Voltage Output, 8-/10-/12-Bit DACs
 
 


: 点此下载
  浏览型号AD5305ARM的Datasheet PDF文件第1页
1

2
浏览型号AD5305ARM的Datasheet PDF文件第3页
3
浏览型号AD5305ARM的Datasheet PDF文件第4页
4
浏览型号AD5305ARM的Datasheet PDF文件第5页
5
浏览型号AD5305ARM的Datasheet PDF文件第6页
6
浏览型号AD5305ARM的Datasheet PDF文件第7页
7
浏览型号AD5305ARM的Datasheet PDF文件第8页
8
浏览型号AD5305ARM的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. f–2–
ad5305/ad5315/ad5325–specifications
(v
DD
= 2.5 v 至 5.5 v; v
REF
= 2 v; r
L
= 2 k
至 地;
C
L
= 200 pf 至 地; 所有 specifications t
最小值
至 t
最大值
, 除非 否则 指出.)
一个 版本
2
b 版本
2
参数
1
最小值 典型值 最大值 最小值 典型值 最大值 单位 情况/comments
直流 效能
3, 4
AD5305
决议 8 8
相关的 精度
±
0.15
±
1
±
0.15
±
0.625 LSB
差别的 非线性
±
0.02
±
0.25
±
0.02
±
0.25 LSB 有保证的 monotonic 用 设计
在 所有 代号
AD5315
决议 10 10
相关的 精度
±
0.5
±
4
±
0.5
±
2.5 LSB
差别的 非线性
±
0.05
±
0.5
±
0.05
±
0.5 LSB 有保证的 monotonic 用 设计
在 所有 代号
AD5325
决议 12 12
相关的 精度
±
2
±
16
±
2
±
10 LSB
差别的 非线性
±
0.2
±
1
±
0.2
±
1 LSB 有保证的 monotonic 用 设计
在 所有 代号
补偿 错误
±
0.4
±
3
±
0.4
±
3%的 fsr
增益 错误
±
0.15
±
1
±
0.15
±
1%的 fsr
更小的 deadband 20 60 20 60 mV 更小的 deadband exists 仅有的 如果
补偿 错误 是 负的.
补偿 错误 逐渐变化
5
–12 –12 ppm 的 fsr/
°
C
增益 错误 逐渐变化
5
–5 –5 ppm 的 fsr/
°
C
电源 供应 拒绝 比率
5
–60 –60 dB
V
DD
=
±
10%
直流 串扰
5
200 200
µ
VR
L
= 2 k
至 地 或者 v
DD
dac 涉及 输入
5
V
REF
输入 范围 0.25 V
DD
0.25 V
DD
V
V
REF
输入 阻抗 37 45 37 45 k
正常的 运作
>10 >10 M
电源-向下 模式
涉及 feedthrough –90 –90 dB 频率 = 10 khz
输出 特性
5
最小 输出 电压
6
0.001 0.001 V 这个 是 一个 measure 的 这 最小
和 最大 驱动 能力
最大 输出 电压
6
V
DD
– 0.001 V
DD
– 0.001 V 的 这 输出 amplifier.
直流 输出 阻抗 0.5 0.5
短的 电路 电流 25 25 毫安 V
DD
= 5 v
16 16 毫安 V
DD
= 3 v
电源-向上 时间 2.5 2.5
µ
s coming 输出 的 电源-向下 模式.
V
DD
= 5 V
55
µ
s coming 输出 的 电源-向下 模式.
V
DD
= 3 V
逻辑 输入 (a0)
5
输入 电流
±
1
±
1
µ
一个
V
IL
, 输入 低 电压 0.8 0.8 V V
DD
= 5 v
±
10%
0.6 0.6 V V
DD
= 3 v
±
10%
0.5 0.5 V V
DD
= 2.5 v
V
IH
, 输入 高 电压 2.4 2.4 V V
DD
= 5 v
±
10%
2.1 2.1 V V
DD
= 3 v
±
10%
2.0 2.0 V V
DD
= 2.5 v
管脚 电容 3 3 pF
逻辑 输入 (scl, sda)
5
V
IH
, 输入 高 电压 0.7 v
DD
V
DD
+ 0.3 0.7 v
DD
V
DD
+ 0.3 VSmbus 兼容 在 v
DD
< 3.6 V
V
IL
, 输入 低 电压 –0.3 0.3 v
DD
–0.3 0.3 v
DD
VSmbus 兼容 在 v
DD
< 3.6 V
I
, 输入 泄漏 电流
±
1
±
1
µ
一个
V
HYST
, 输入 hysteresis 0.05 v
DD
0.05 v
DD
V
C
, 输入 电容 8 8 pF
glitch 拒绝 50 50 ns 输入 filtering 抑制 噪音
尖刺 的 较少 比 50 ns.
逻辑 输出 (sda)
5
V
OL
, 输出 低 电压 0.4 0.4 V I
下沉
= 3 毫安
0.6 0.6 V I
下沉
= 6 毫安
三-状态 泄漏 电流
±
1
±
1
µ
一个
三-状态 输出 电容 8 8 pF
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com