rev. 0
ad5301/ad5311/ad5321
–3–
交流 特性
1
b 版本
3
参数
2
最小值 典型值 最大值 单位 情况/comments
输出 电压 安排好 时间 V
DD
= +5 v
AD5301 6 8
µ
s 1/4 规模 至 3/4 规模 改变 (40 十六进制 至 c0 十六进制)
AD5311 7 9
µ
s 1/4 规模 至 3/4 规模 改变 (100 十六进制 至 300 十六进制)
AD5321 8 10
µ
s 1/4 规模 至 3/4 规模 改变 (400 十六进制 至 c00 十六进制)
回转 比率 0.7 v/
µ
s
主要的-代号 改变 glitch impulse 12 nv-s 1 lsb 改变 周围 主要的 carry
数字的 feedthrough 0.3 nv-s
注释
1
看 terminology
2
有保证的 用 设计 和 描绘, 不 生产 测试.
3
温度 范围 是 作 跟随: b 版本: –40
°
c 至 +105
°
c.
规格 主题 至 改变 没有 注意.
定时 特性
1
限制 在 t
最小值
, t
最大值
参数
2
(b 版本) 单位 情况/comments
f
SCL
400 khz 最大值 scl 时钟 频率
t
1
2.5
µ
s 最小值 scl 循环 时间
t
2
0.6
µ
s 最小值 t
高
, scl 高 时间
t
3
1.3
µ
s 最小值 t
低
, scl 低 时间
t
4
0.6
µ
s 最小值 t
hd,sta
, 开始/重复的 开始 情况 支撑 时间
t
5
100 ns 最小值 t
su,dat
, 数据 建制 时间
t
6
3
0.9
µ
s 最大值 t
hd,dat
, 数据 支撑 时间
0
µ
s 最小值
t
7
0.6
µ
s 最小值 t
su,sta
, 建制 时间 为 重复的 开始
t
8
0.6
µ
s 最小值 t
su,sto
, 停止 情况 建制 时间
t
9
1.3
µ
s 最小值 t
BUF
, 总线 自由 时间 在 一个 停止 情况 和 一个 开始 情况
t
10
300 ns 最大值 t
R
, 上升 时间 的 两个都 scl 和 sda 当 接到
0 ns 最小值 将 是 cmos 驱动
t
11
250 ns 最大值 t
F
, 下降 时间 的 sda 当 接到
300 ns 最大值 t
F
, 下降 时间 的 两个都 scl 和 sda 当 transmitting
20 + 0.1c
b
4
ns 最小值
C
b
400 pf 最大值 电容的 加载 为 各自 总线 线条
注释
1
看 图示 1.
2
有保证的 用 设计 和 描绘, 不 生产 测试.
3
一个 主控 设备 必须 提供 一个 支撑 时间 的 在 least 300 ns 为 这 sda 信号 (涉及 至 这 v
ih 最小值
的 这 scl 信号) 在 顺序 至 桥 这 未阐明的 区域 的
scl’s 下落 边缘.
4
C
b
是 这 总的 电容 的 一个 总线 线条 在 pf. t
R
和 t
F
量过的 在 0.3 v
DD
和 0.7 v
DD
.
规格 主题 至 改变 没有 注意.
(v
DD
= +2.5 v 至 +5.5 v; r
L
= 2 k
Ω
至 地; c
L
= 200 pf 至 地; 所有 规格 t
最小值
至 t
最大值
除非
否则 指出.)
(v
DD
= +2.5 v 至 +5.5 v. 所有 规格 t
最小值
至 t
最大值
除非 否则 指出.)