ad7394/ad7395
–6–
rev. 0
管脚 函数 描述
管脚
非. 名字 函数
1 AGND 相似物 地面.
2V
OUTA
dac 一个 电压 输出.
3V
REF
dac 涉及 电压 输入 终端. establishes dac 全部-规模 输出 电压. 管脚 能 是 系 至 v
DD
管脚.
4 DGND 数字的 地面. 应当 是 系 至 相似物 地.
5
CS
碎片 select, 起作用的 低 输入. disables 变换 register 加载 当 high. 做 不 效应
LDA
或者
LDB
运作.
6 CLK 时钟 输入, 积极的 边缘 clocks 数据 在 变换 寄存器, msb 数据 位 第一.
7 SDI 串行 数据 输入, 输入 数据 负载 直接地 在 这 变换 寄存器.
8
LDA
加载 dac 寄存器 strobe, 水平的 敏感的 起作用的 低. transfers 变换 寄存器 数据 至 dac 一个 寄存器. asyn-
chronous 起作用的 低 输入. 看 控制 逻辑 真实 表格 为 运作.
9
RS
resets dac 寄存器 至 零 情况 或者 half-规模, 取决于 在 msb 管脚 逻辑 水平的. 异步的 起作用的
低 输入.
10
LDB
加载 dac 寄存器 strobe, 水平的-敏感的 起作用的 低. transfers 变换 寄存器 数据 至 dac b 寄存器. asyn-
chronous 起作用的 低 输入. 看 控制 逻辑 真实 表格 为 运作.
11 MSB 数字的 输入: 逻辑 高 presets dac 寄存器 至 half-规模 800
H
(sets msb 位 至 一个) 当 这
RS
管脚 是
strobed; 逻辑 低 clears 所有 dac 寄存器 至 零 (000
H
) 当 这
RS
管脚 是 strobed.
12
SHDN
起作用的 低 关闭 控制 输入. 做 不 影响 寄存器 内容 作 长 作 电源 是 呈现 在 v
DD
. 新
数据 能 是 承载 在 这 变换 寄存器 和 dac 寄存器 在 关闭. 当 设备 是 powered 向上 这
大多数 recent 数据 承载 在 这 dac 寄存器 将 控制 这 dac 输出.
13 V
DD
积极的 电源 供应 输入. 指定 范围 的 运作 +2.7 v 至 +5.5 v
14 V
OUTB
dac b 电压 输出.
管脚 配置
顶 视图
(不 至 规模)
14
13
12
11
10
9
8
1
2
3
4
5
6
7
AGND
V
OUTA
V
REF
DGND
CS
CLK
SDI
V
OUTB
V
DD
SHDN
MSB
LDB
RS
LDA
AD7394
AD7395