首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:249744
 
资料名称:AD73322LAST
 
文件大小: 437.22K
   
说明
 
介绍:
Low Cost, Low Power CMOS General-Purpose Dual Analog Front End
 
 


: 点此下载
  浏览型号AD73322LAST的Datasheet PDF文件第5页
5
浏览型号AD73322LAST的Datasheet PDF文件第6页
6
浏览型号AD73322LAST的Datasheet PDF文件第7页
7
浏览型号AD73322LAST的Datasheet PDF文件第8页
8

9
浏览型号AD73322LAST的Datasheet PDF文件第10页
10
浏览型号AD73322LAST的Datasheet PDF文件第11页
11
浏览型号AD73322LAST的Datasheet PDF文件第12页
12
浏览型号AD73322LAST的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
AD73322L
–9–
TERMINOLOGY
绝对 增益
绝对 增益 是 一个 measure 的 转换器 增益 为 一个 知道 信号.
绝对 增益 是 量过的 (differentially) 和 一个 1 khz sine 波 在
0 dbm0 为 这 dac 和 和 一个 1 khz sine 波 在 0 dbm0 为
这 模数转换器. 这 绝对 增益 规格 是 使用 为 增益 追踪-
ing 错误 规格.
串扰
串扰 是 预定的 至 连接 的 信号 从 一个 给 频道 至
一个 调整 频道. 它 是 定义 作 这 比率 的 这 振幅 的
这 结合 信号 至 这 振幅 的 这 输入 信号.串扰
是 表示 在 db.
增益 追踪 错误
增益 追踪 错误 measures 改变 在 转换器 输出 为
不同的 信号 水平 相关的 至 一个 绝对 信号 水平的. 这
绝对 信号 水平的 是 0 dbm0 (equal 至 绝对 增益) 在 1 khz
为 这 dac 和 0 dbm0 (equal 至 绝对 增益) 在 1 khz 为
这 模数转换器. 增益 追踪 错误 在 0 dbm0 (模数转换器) 和 0 dbm0
(dac) 是 0 db 用 定义.
组 延迟
组 延迟 是 定义 作 这 derivative 的 radian 阶段 和
遵守 至 radian 频率, d
ø
(f)/df. 组 延迟 是 一个 measure
的 平均 延迟 的 一个 系统 作 一个 函数 的 频率. 一个 直线的
系统 和 一个 常量 组 延迟 有 一个 直线的 阶段 回馈.
这 背离 的 组 延迟 从 一个 常量 indicates 这
程度 的 非线性的 阶段 回馈 的 这 系统.
空闲 频道 噪音
空闲 频道 噪音 是 定义 作 这 总的 信号 活力 量过的
在 这 输出 的 这 设备 当 这 输入 是 grounded (mea-
sured 在 这 频率 范围 300 Hz
3400 hz).
交调 扭曲量
和 输入 consisting 的 sine waves 在 二 发生率, fa 和
fb, 任何 起作用的 设备 和 nonlinearities 将 create 扭曲量
产品 在 总 和 区别 发生率 的 mfa
±
nfb 在哪里
m, n = 0, 1, 2, 3, 等 交调 条款 是 那些 为 这个
neither m 也不 n 是 equal 至 零. 为 最终 测试, 这 第二
顺序 条款 包含 (fa + fb) 和 (fa
fb), 当 这 第三 顺序
条款 包含 (2fa + fb), (2fa
fb), (fa + 2fb) 和 (fa
2fb).
电源 供应 拒绝
电源 供应 拒绝 measures 这 susceptibility 的 一个 设备 至
噪音 在 这 电源 供应. 电源 供应 拒绝 是 量过的
用 调节 这 电源 供应 和 一个 sine 波 和 测量
这 噪音 在 这 输出 (相关的 至 0 db).
样本 比率
这 样本 比率 是 这 比率 在 这个 这 模数转换器 updates 它的 输出
寄存器 和 这 dac updates 它的 输出 从 它的 输入 寄存器.
这 样本 比率 能 是 选择 从 一个 列表 的 四 那 是 fixed
相关的 至 这 dmclk. 样本 比率 是 设置 用 程序编制 位
dir0-1 在 控制 寄存器 b 的 各自 频道.
SNR+THD
信号-至-噪音 比率 加 调和的 扭曲量 是 定义 至 是
这 比率 的 这 rms 值 的 这 量过的 输入 信号 至 这
rms 总 的 所有 其它 谱的 组件 在 这 频率 范围
300 Hz
3400 hz, 包含 和声学 但是 excluding 直流.
ABBREVIATIONS
模数转换器 相似物-至-数字的 转换器.
AFE 相似物 front 终止.
AGT 相似物 增益 tap.
ALB 相似物 循环-后面的.
BW 带宽.
CRx 一个 控制 寄存器 在哪里
x
是 一个 placeholder 为 一个
alphabetic character (一个
e). 那里 是 five 读/
写 控制 寄存器 在 这 ad73322l
desig-
nated cra 通过 cre.
crx:n 一个 位 位置, 在哪里
n
是 一个 placeholder 为 一个 nu-
meric character (0
7), 在里面 一个 控制 寄存器,
在哪里
x
是 一个 placeholder 为 一个 alphabetic charac-
ter (一个
e). 位置 7 代表 这 msb 和
位置 0 代表 这 lsb.
DAC 数字的-至-相似物 转换器.
DGT 数字的 增益 tap.
DLB 数字的 循环-后面的.
DMCLK 设备 (内部的) 主控 时钟. 这个 是 这 inter-
nal 主控 时钟 结果 从 这 外部 主控
时钟 (mclk) 正在 分隔 用 这 在-碎片 mas-
ter 时钟 分隔物.
FS 全部 规模.
FSLB 框架 同步 循环-后面的
在哪里 这 sdofs 的
这 最终 设备 在 一个 cascade 是 连接 至 这
rfs 和 tfs 的 这 dsp 和 这 sdifs 的
第一 设备 在 这 cascade. 数据 输入 和 输出-
放 出现 同时发生地. 在 这 情况 的 nonfslb,
sdofs 和 sdo 是 连接 至 这 rx 端口
的 这 dsp 当 sdifs 和 sdi 是 连接
至 这 tx 端口.
PGA 可编程序的 增益 放大器.
SC 切换 电容.
SLB sport 循环-后面的.
SNR 信号-至-噪音 比率.
SPORT 串行 端口.
THD 总的 调和的 扭曲量.
VBW voice 带宽.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com