AD736
rev. c
–5–
典型 characteristics–
图示 10. 错误 vs. rms 输入
电压 (管脚 2), 输出 缓存区 止-
设置 是 调整 至 零
图示 13. 管脚 2 输入 偏差 电流
vs. 供应 电压
calculating 安排好 时间 使用 图示 14
这 图表 的 图示 14 将 是 使用 至 closely 近似的 这
时间 必需的 为 这 ad736 至 settle 当 它的 输入 水平的 是 re-
duced 在 振幅. 这
网 时间
必需的 为 这 rms 转换器
至 settle 将 是 这
区别
在 二 时间 提取 从
这 图表 – 这 最初的 时间 minus 这 最终 安排好 时间. 作 一个
例子, 考虑 这 下列的 情况: 一个 33
µ
f averaging
电容, 一个 最初的 rms 输入 水平的 的 100 mv 和 一个 最终 (re-
duced) 输入 水平的 的 1 mv. 从 图示 14, 这 最初的 安排好
时间 (在哪里 这 100 mv 线条 intersects 这 33
µ
f 线条) 是 周围
80 ms.
这 安排好 时间 相应的 至 这 新 或者 最终 输入 水平的
的 1 mv 是 大概 8 秒. 因此, 这 网 时间 为
这 电路 至 settle 至 它的 新 值 将 是 8 秒 minus
80 ms 这个 是 7.92 秒. 便条 那, 因为 的 这 平整的
decay 典型的 固有的 和 一个 电容/二极管 combina-
tion, 这个 是 这 总的 安排好 时间 至 这 最终 值 (i.e.,
不
这
安排好 时间 至 1%, 0.1%, 等., 的 最终 值). also, 这个 图表
提供 这 worst 情况 安排好 时间, 自从 这 ad736 将 settle
非常 quickly 和 增加 输入 水平.
图示 11. c
AV
vs. 频率 为
指定 averaging 错误
图示 14. 安排好 时间 vs. rms
输入 水平的 为 各种各样的
值 的 c
AV
图示 12. rms 输入 水平的 vs.
频率 为 指定 averag-
ing 错误
图示 15. 管脚 2 输入 偏差 cur-
rent vs. 温度