rev. 0
AD7738
–3–
参数 最小值 典型值 最大值 单位 测试 情况/comment
逻辑 输入
sclk, din,
CS
, 和
重置
输入
输入 电流
±
1
µ
一个
输入 电流
CS
±
10
µ
一个
CS
= av
DD
–40
µ
一个 内部的 拉-向上 电阻
输入 电容 4 pF
V
T+
1
1.4 2 V DV
DD
= 5 v
V
T–
1
0.8 1.4 V DV
DD
= 5 v
V
T+
– v
T–
1
0.3 0.85 V DV
DD
= 5 v
V
T+
1
0.95 2 V DV
DD
= 3 v
V
T–
1
0.4 1.1 V DV
DD
= 3 v
V
T+
– v
T–
1
0.3 0.85 V DV
DD
= 3 v
mclk 在 仅有的
输入 电流
±
10
µ
一个
输入 电容 4 pF
V
INL
输入 低 电压 0.8 V DV
DD
= 5 v
V
INH
输入 高 电压 3.5 V DV
DD
= 5 v
V
INL
输入 低 电压 0.4 V DV
DD
= 3 v
V
INH
输入 高 电压 2.5 V DV
DD
= 3 v
逻辑 输出
MCLKOUT
10
, dout,
RDY
V
OL
输出 低 电压 0.4 V I
下沉
= 800
µ
一个, dv
DD
= 5 v
V
OH
输出 高 电压 4.0 V I
源
= 200
µ
一个, dv
DD
= 5 v
V
OL
输出 低 电压 0.4 V I
下沉
= 100
µ
一个, dv
DD
= 3 v
V
OH
输出 高 电压 DV
DD
– 0.6 V I
源
= 100
µ
一个, dv
DD
= 3 v
floating 状态 泄漏 电流
±
1
µ
一个
floating 状态 泄漏 电容 3 pF
p1 输入 水平 关联 至 相似物 供应
输入 电流
±
10
µ
一个
V
INL
输入 低 电压 0.8 V AV
DD
= 5 v
V
INH
输入 高 电压 3.5 V AV
DD
= 5 v
p0, p1 输出
V
OL
输出 低 电压 0.4 V
I
下沉
= 8 毫安, t
最大值
= 70
°
c, av
DD
= 5 v
0.4 V
I
下沉
= 5 毫安, t
最大值
= 85
°
c, av
DD
= 5 v
0.4 V I
下沉
= 2.5 毫安, t
最大值
= 105
°
c, av
DD
= 5 v
V
OH
输出 高 电压 4.0 V I
源
= 200
µ
一个, av
DD
= 5 v
电源 (所需的)东西
AV
DD
– agnd 电压 4.75 5.25 V
DV
DD
– dgnd 电压 4.75 5.25 V
2.70 3.60 V
AV
DD
电流 (正常的 模式) 13.6 16 毫安 AV
DD
= 5 v
AV
DD
电流 (内部的 缓存区 止 ) 8.5 毫安 AV
DD
= 5 v
DV
DD
电流 (正常的 模式)
11
2.7 3 毫安 DV
DD
= 5 v
DV
DD
电流 (正常的 模式)
11
1.0 1.5 毫安 DV
DD
= 3 v
AV
DD
+ dv
DD
电流 (备用物品 模式)
12
80
µ
AAV
DD
= dv
DD
= 5 v
电源 消耗 (正常的 模式)
11
85 100 mW
电源 消耗 (备用物品 模式)
12
500
µ
WAV
DD
= dv
DD
= 5 v
注释
1
规格 是 不 生产 测试, 但是 有保证的 用 设计 和/或者 characterization 数据 在 最初的 产品 释放.
2
规格 在之前 校准. 频道 系统 校准 减少 这些 errors 至 这 顺序 的 这 噪音.
3
应用 之后 这 零 规模 和 全部-规模 校准. 这 负的 全部 规模 错误 代表 这 remaining 错误 之后 removing 这 补偿 和 增益 错误.
4
规格 在之前 校准. 模数转换器 零 规模 自-校准 或者 频道 零 规模 系统 校准 减少 这个 错误 至 这 顺序 的 这 噪音.
5
这 输出 数据 span corresponds 至 这 名义上的 (典型) 输入 电压 范围. 准确无误的 运作 的 这 模数转换器 是 有保证的 在里面 这 指定 最小值/最大值.
外部 这 名义上的 输入 电压 范围, 这 ovr 位 在 这 频道 状态 寄存器 是 设置 和 这 频道 数据 寄存器 值取决于 在 clamp 位 在 这
模式 寄存器. 看 这 寄存器 描述 和 电路 描述 为 更多 详细信息.
6
如果 chopping 是 使能 或者 当 切换 在 途径, 那里 将 是 一个 动态 电流 charging 这 电容 的 这 多路调制器, 电容 的 这 管脚,
和 任何 额外的 电容 连接 至 这 muxout. 看 这 电路 描述 为 更多 详细信息.
7
F或者 指定 效能. 部分 是 函数的 和 更小的 v
REF
8
动态 电流 charging 这 sigma-delta modulator 输入 切换 电容.
9
外部 这 指定 校准 范围, 校准 是 可能 但是 这 performance 将 降级.
10
这些 逻辑 输出 水平 应用 至 这 mclk 输出 输出 当 它 是 承载 和 一个 单独的 cmos 加载.
11
和 外部 mclk, mclkout 无能 (clkdis 位 设置 在 这 模式 register).
12
外部 mclkin = 0 v 或者 dv
DD
,数字的 输入 = 0 v 或者 dv
DD
,p0 和 p1 = 0 v 或者 av
DD
.
规格 是 主题 至 改变 没有 注意.