rev. 0–4–
ad9860/ad9862
测试 ad9860/ad9862
(20 pf 加载) 温度 水平的 最小值 典型值 最大值 单位
最小 重置 pulsewidth 低 (t
RL
)nana5 时钟
循环
数字的 输出 上升/下降 时间 25
º
C III 2.8 4 ns
dll 输出 时钟 25
º
C III 32 128 MHz
dll 输出 职责 循环 25
º
C III 50 %
Tx
–
/rx
–
接口 (看 计算数量 11 和 12)
txsync/txiq 建制 时间 (t
Tx1
, t
Tx3
)25
º
C III 3 ns
txsync/txiq 支撑 时间 (t
Tx2
, t
Tx4
)25
º
C III 3 ns
rxsync/rxiq/如果 至 有效的 时间(t
Rx1
, t
Rx3
)25
º
C III 5.2 ns
rxsync/rxiq/如果 支撑 时间 (t
Rx2
, t
Rx4
)25
º
C III 0.2 ns
串行 控制 总线 (看 计算数量 1 和 2)
最大 sclk 频率 (f
SCLK
) 全部 III 16 MHz
最小 时钟 pulsewidth 高 (t
HI
) 全部 III 30 ns
最小 时钟 pulsewidth 低 (t
低
) 全部 III 30 ns
最大 时钟 上升/下降 时间 全部 III 1 ms
最小 数据/sen 建制 时间 (t
S
) 全部 III 25 ns
最小 sen/数据 支撑 时间 (t
H
) 全部 III 0 ns
最小 数据/sclk 建制 时间 (t
DS
) 全部 III 25 ns
最小 数据 支撑 时间 (t
DH
) 全部 III 0 ns
输出 数据 有效的/sclk 时间 (t
DV
) 全部 III 30 ns
auxilary 模数转换器
转换 比率 25
º
C III 1.25 MHz
输入 范围 25
º
C III 3 V
决议 25
º
C III 10 位
auxilary dac
安排好 时间 25
º
C III 8
m
s
输出 范围 25
º
C III 3 V
决议 25
º
C III 8 位
模数转换器 定时
latency (所有 数字的 处理 blocks 无能) 25
º
C III 7 循环
dac 定时
latency (所有 数字的 处理 blocks 无能) 25
º
C III 3 循环
latency (2
interpolation 使能) 25
º
C III 30 循环
latency (4
interpolation 使能) 25
º
C III 72 循环
额外的 latency (hilbert 过滤 使能) 25
º
C III 36 循环
额外的 latency (coarse 调制 使能) 25
º
C III 5 循环
额外的 latency (fine 调制 使能) 25
º
C III 8 循环
输出 安排好 时间 (tst) (至 0.1%) 25
º
C III 35 ns
规格 主题 至 改变 没有 注意.
定时 特性
测试 ad9860/ad9862
参数 (持续) 温度 水平的 最小值 典型值 最大值 单位
电源 供应 (持续)
rx path (f
模数转换器
= 64 msps)
处理 blocks 无能 25
º
C III 9 毫安
decimation 过滤 使能 25
º
C III 15 毫安
hilbert 过滤 使能 25
º
C III 16 毫安
hilbert 和 decimation 过滤 使能 25
º
C III 18.5 毫安
注释
1
% f
数据
谈及 至 这 输入 数据 比率 的 这 数字的 块.
2
interpolation 过滤 停止 带宽 是 定义 用 image 抑制 的 50 db 或者 更好.
规格 主题 至 改变 没有 注意.