AD9832
–8– rev. 一个
TERMINOLOGY
integral 非线性
这个 是 这 最大 背离 的 任何 代号 从 一个 笔直地 线条
passing 通过 这 endpoints 的 这 转移 函数. 这 终止-
点 的 这 转移 函数 是 零 规模, 一个 要点 0.5 lsb 是-
低 这 第一 代号 转变 (000 . . . 00 至 000 . . . 01) 和 全部
规模, 一个 要点 0.5 lsb 在之上 这 last 代号 转变 (111 . . . 10
至 111 . . . 11). 这 错误 是 表示 在 lsbs.
差别的 非线性
这个 是 这 区别 在 这 量过的 和 完美的 1 lsb
改变 在 二 调整 代号 在 这 dac.
信号 至 (噪音 + 扭曲量)
信号 至 (噪音 + 扭曲量) 是 量过的 信号 至 噪音 在 这
输出 的 这 dac. 这 信号 是 这 rms 巨大 的 这
基本的. 噪音 是 这 rms 总 的 所有 这 nonfundamental
信号 向上 至 half 这 抽样 频率 (f
MCLK
/2) 但是 exclud-
ing 这 直流 组件. 信号 至 (噪音 + 扭曲量) 是 depen-
dent 在 这 号码 的 quantization水平 使用 在 这 digitization
处理; 这 更多 水平, 这 小 这 quantization 噪音. 这
theoretical 信号 至 (噪音 + 扭曲量) 比率 为 一个 sine 波
输入 是 给 用
信号 至 (噪音 + 扭曲量) = (6.02n + 1.76) db
在哪里
N
是 这 号码 的 位. 因此, 为 一个 完美的 10-位 con-
verter, 信号 至 (噪音 + 扭曲量) = 61.96 db.
总的 调和的 扭曲量
总的 调和的 扭曲量 (thd) 是 这 比率 的 这 rms
总 的 和声学 至 这 rms 值 的 这 基本的. 为
这 ad9832, thd 是 定义 作:
THD
=
20 log
V
2
2
+
V
3
2
+
V
4
2
+
V
5
2
+
V
6
2
V
1
在哪里
V
1
是 这 rms 振幅 的 这 基本的 和
V
2
,
V
3
,
V
4
,
V
5
和
V
6
是 这 rms amplitudes 的 这 第二 通过 这
sixth 调和的.
输出 遵从
这 输出 遵从 谈及 至 这 最大 电压 那 能
是 发生 在 这 输出 的 这 dac 至 满足 这 specifica-
tions. 当 电压 更好 比 那些 指定 为 这 输出
遵从 是 发生, 这 ad9832 将 不 满足 这 speci-
fications 列表 在 这 数据 薄板.
spurious 自由 动态 范围
along 和 这 频率 的 interest, 和声学 的 这 基本的
频率 和 images 的 这 mclk 频率 是 呈现 在 这
输出 的 一个 dds 设备. 这 spurious 自由 动态 范围 (sfdr)
谈及 至 这 largest spur 或者 调和的 呈现 在 这 带宽 的
interest. 这 宽 带宽 sfdr 给 这 巨大 的 这 larg-
est 调和的 或者 spur 相关的 至这 巨大 的 这 基本的
频率 在 这 带宽
±
2 mhz 关于 这 基本的 fre-
quency. 这 narrow 带宽 sfdr 给 这 attenuation 的 这
largest spur 或者 调和的 在 一个 带宽 的
±
50 khz 关于 这
基本的 频率.
时钟 feedthrough
那里 将 是 feedthrough 从 这 mclk 输入 至 这 相似物
输出. 时钟 feedthrough 谈及 至 这 巨大 的 这 mclk
信号 相关的 至 这 基本的 频率 在 这 ad9832’s 输出-
放 spectrum.
表格 i. 控制 寄存器
寄存器 大小 描述
freq0 reg 32 位 频率 寄存器 0. 这个 de-
fines 这 输出 频率, 当
fselect = 0, 作 一个 fraction 的
这 mclk 频率.
freq1 reg 32 位 频率 寄存器 1. 这个 de-
fines 这 输出 频率, 当
fselect = 1, 作 一个 fraction 的
这 mclk 频率.
phase0 reg 12 位 阶段 补偿 寄存器 0. 当
psel0 = psel1 = 0, 这 内容
的 这个 寄存器 是 增加 至 这
输出 的 这 阶段 accumulator.
phase1 reg 12 位 阶段 补偿 寄存器 1. 当
psel0 = 1 和 psel1 = 0, 这
内容 的 这个 寄存器 是 增加 至
这 输出 的 这 阶段 accumulator.
phase2 reg 12 位 阶段 补偿 寄存器 2. 当
psel0 = 0 和 psel1 = 1, 这 con-
tents 的 这个 寄存器 是 增加 至
这 输出 的 这 阶段 accumulator.
phase3 reg 12 位 阶段 补偿 寄存器 3. 当
psel0 = psel1 = 1, 这 内容
的 这个 寄存器 是 增加 至 这
输出 的 这 阶段 accumulator.
表格 ii. 寻址 这 寄存器
A3 A2 A1 A0 destination 寄存器
0 0 0 0 freq0 reg 8 l lsbs
0 0 0 1 freq0 reg 8 h lsbs
0 0 1 0 freq0 reg 8 l msbs
0 0 1 1 freq0 reg 8 h msbs
0 1 0 0 freq1 reg 8 l lsbs
0 1 0 1 freq1 reg 8 h lsbs
0 1 1 0 freq1 reg 8 l msbs
0 1 1 1 freq1 reg 8 h msbs
1 0 0 0 phase0 reg 8 lsbs
1 0 0 1 phase0 reg 8 msbs
1 0 1 0 phase1 reg 8 lsbs
1 0 1 1 phase1 reg 8 msbs
1 1 0 0 phase2 reg 8 lsbs
1 1 0 1 phase2 reg 8 msbs
1 1 1 0 phase3 reg 8 lsbs
1 1 1 1 phase3 reg 8 msbs
表格 iii. 32-位 频率 文字
sBSM61sBSL61
sBSMH8sBSML8sBSLH8sBSLL8
表格 iv. 12-位 频率 文字
ehtfosbsm4eht(sbsm4
)0=dedaoldrowtib-8
sBSL8