AD9850BRS
参数 温度 测试 水平的 最小值 典型值 最大值 单位
cmos 逻辑 输入 (包含 clkin)
逻辑 “1” 电压, +5 v 供应 +25
°
C I 3.5 V
逻辑 “1” 电压, +3.3 v 供应 +25
°
C I 3.0 V
逻辑 “0” 电压 +25
°
C I 0.4 V
逻辑 “1” 电流 +25
°
CI 12
µ
一个
逻辑 “0” 电流 +25
°
CI 12
µ
一个
输入 电容 +25
°
CV 3 pF
电源 供应 (一个
输出
= 1/3 clkin)
+V
S
电流 @:
62.5 mhz 时钟, +3.3 v 供应 全部 VI 30 48 毫安
110 mhz 时钟, +3.3 v 供应 全部 VI 47 60 毫安
62.5 mhz 时钟, +5 v 供应 全部 VI 44 64 毫安
125 mhz 时钟, +5 v 供应 全部 VI 76 96 毫安
P
DISS
@:
62.5 mhz 时钟, +3.3 v 供应 全部 VI 100 160 mW
110 mhz 时钟, +3.3 v 供应 全部 VI 155 200 mW
62.5 mhz 时钟, +5 v 供应 全部 VI 220 320 mW
125 mhz 时钟, +5 v 供应 全部 VI 380 480 mW
P
DISS
电源-向下 模式
+5 v 供应 全部 V 30 mW
+3.3 v 供应 全部 V 10 mW
注释
*tested 用 测量 输出 职责 循环 变化.
规格 主题 至 改变 没有 注意.
定时 characteristics*
AD9850BRS
参数 温度 测试 水平的 最小值 典型值 最大值 单位
t
DS
(数据 建制 时间) 全部 IV 3.5 ns
t
DH
(数据 支撑 时间) 全部 IV 3.5 ns
t
WH
(w_clk 最小值 pulsewidth 高) 全部 IV 3.5 ns
t
WL
(w_clk 最小值 pulsewidth 低) 全部 IV 3.5 ns
t
WD
(w_clk 延迟 之后 fq_ud) 全部 IV 7.0 ns
t
CD
(clkin 延迟 之后 fq_ud) 全部 IV 3.5 ns
t
FH
(fq_ud 高) 全部 IV 7.0 ns
t
FL
(fq_ud 低) 全部 IV 7.0 ns
t
CF
(输出 latency 从 fq_ud)
频率 改变 全部 IV 18 clkin 循环
阶段 改变 全部 IV 13 clkin 循环
t
FD
(fq_ud 最小值 延迟 之后 w_clk) 全部 IV 7.0 ns
t
RH
(clkin 延迟 之后 重置 rising 边缘) 全部 IV 3.5 ns
t
RL
(重置 下落 边缘 之后 clkin) 全部 IV 3.5 ns
t
RS
(最小 重置 宽度) 全部 IV 5 clkin 循环
t
OL
(重置 输出 latency) 全部 IV 13 clkin 循环
t
RR
(恢复 从 重置) 全部 IV 2 clkin 循环
wake-向上 时间 从 电源-向下 模式 +25
°
CV 5
µ
s
注释
*control 功能 是 异步的 和 clkin.
规格 主题 至 改变 没有 注意.
(v
S
= +5 v
5% 除了 作 指出, r
设置
= 3.9 k
)
rev. e
–3–
AD9850