DAC10
rev. d
–7–
图示 15. 积极的 低 阻抗 输出 运作
图示 16. 负的 低 阻抗 输出 运作 图示 17. 接合 和 各种各样的 逻辑 families
图示 14. 安排好 时间 度量
DAC10
E
O
OP01
R
L
0 至 +i
FR
R
L
I
O
I
O
4
2
为 complementary 输出 (运作 作 一个 负的
逻辑 dac), 连接 反相的 输入 的 运算 放大 至
I
O
(管脚 2); 连接 i
O
(管脚 4) 至 地面.
I
FR
=
1023
1024
2
I
REF
DAC10
E
O
OP15
0 至 –i
FR
R
L
I
O
I
O
4
2
I
FR
=
1023
1024
2
I
REF
为 complementary 输出 (运作 作 一个 负的
逻辑 dac), 连接 noinverting 输入 的 运算 放大 至
I
O
管脚 2); 连接 i
O
(管脚 4) 至 地面.
R
L
ECL
13k
–5.2v
V
LC
至 管脚 1
2N3904
"一个"
39k
3k
6.2k
2N3904
+15V
V
LC
9.1k
V
TH
= v
LC
+1.4v
+15v cmos
V
TH
= +7.6v
6.2k
0.1
F
DAC10
TTL
V
TH
= +1.4v
V
LC
1
51
2.5k
2.5k
10k
1M
1/4w, 5%
CARBON
2k
4k
1k
499k
1/4w, 5% carbon
0.01
F
1
F
0.01
F
0.1
F10
F
4.7
F
0.01
F
1
F
0.01
F 4.7
F
0.1
F10
F
+15V
V
L
0.500v
0.001v
+15V
–15V
V
O
–15V
+15V
15 16 18
3
17 1 2
5
14
4
2
6
5
4
ref-01
–15V
–15V
175mV
2N918
2N918
低-至-高 安排好 v
L
= 16.500v
0.001v
高-至-低 安排好 v
L
= 0.500v
0.001v
1/2 lsb 安排好 = 7.8mv
注释:
1. 情况 的 2n918s 必须 是 grounded.
2. 电阻器 是 1/4w mf, 1% 除非 否则 指定.
3. 使用 场效应晶体管 探查 (7a11 scope plugin).
d.u.t.
IN5711