管脚 描述
标识
DP8473 DP8473
函数
PCC 插件
A0 A1 A2 19–21 17–19 地址 线条 从 这 microprocessor 这个 确定 这个 寄存器 这
微处理器 是 accessing 作 显示 在 表格 IV 在 这 寄存器 描述 Section
Don’t 小心 在 DMA transfers
CS 18 16 起作用的 低 输入 至 使能 这 RD 和 WR inputs 不 必需的 在 DMA transfers
这个 应当 是 使保持 高 在 DMA transfers
DAK 32 30 起作用的 低 输入 至 acknowledge 这 DMA 要求 和 使能 这 RD 和 WR inputs
这个 信号 是 使能 当 D3 的 这 驱动 控制 寄存器 是 set
DIR 4 2 这个 输出 确定 这 方向 的 这 head movement (低
e
步伐 in 高
e
步伐
输出) 当 在 这 写 或者 读 modes 这个 输出 将 是 high 这个 是 一个 高 驱动 打开
流 output
DRQ 31 29 起作用的 高 输出 至 信号 这 DMA 控制 那 一个 数据 转移 是 needed 这个 信号
是 使能 当 D3 的 这 驱动 控制 寄存器 是 set
DRV 典型值 47 43 这个 是 一个 输入 使用 用 这 控制 至 使能 这 300 kbs mode 这个 使能 这 使用
的 floppy 驱动 和 也 双 或者 单独的 速 spindle motors 为 双 速 spindle
motors 这个 管脚 是 系 low 当 low 和 300 kbs 数据 比率 是 选择 在 这 数据 比率
register 这 PLL 的确 使用 250 kbs 这个 管脚 是 系 高 为 单独的 速 spindle
发动机 驱动 (标准 在 驱动) 当 这个 管脚 是 高 和 300 kbs 是 选择 300 kbs
是 used (看 也 RPMLC 管脚)
DR0 6 4 这个 是 一个 起作用的 低 驱动 选择 线条 为 驱动 0 那 是 控制 用 这 驱动 控制
寄存器 位 D0 D1 这 驱动 选择 位 是 ANDed 和 这 发动机 使能 的 这 一样
number 这个 是 一个 高 驱动 打开 流 output
DR1 5 3 这个 是 一个 起作用的 低 驱动 选择 类似的 至 DR0 线条 除了 为 驱动 1
DR2 45 这个 是 这 一样 作 DR0 除了 为 驱动 2
DR3 43 这个 是 这 一样 作 DR0 除了 为 驱动 3
DSKCHGRG 35 33 这个 latched 施密特 输入 信号 是 inverted 和 routed 至 D7 的 这 数据 总线 和 是 读
当 地址 xx7H 是 enabled DSKCHG 是 一个 disk 驱动 输出 那 indicates 当 这
驱动 door 有 被 opened 当 这 RG 位 在 这 模式 Command 是 set 这个 管脚
功能 作 一个 读 门 信号 那 当 低 forces 这 数据 separator 至 锁 至 这
crystal 和 当 高 它 locks 至 数据 为 diagnostic purposes
D0–D4 22-26 20–24 bi-directional 数据 线条 至 这 microprocessor 这些 是 这 更小的 5 位 和 有
缓冲 12 毫安 outputs
D5–D7 28–30 26–28 bi-directional 数据 线条 至 这 microprocessor 这些 upper 3 位 有 缓冲 12 毫安
outputs
FGND250 42 40 这个 管脚 connects 这 PLL 过滤 为 250k(mfm)125k(fm) bs 或者 300k(mfm)150k(fm)
bs 至 ground 这个 是 一个 低 阻抗 打开 流 output
FGND500 41 39 这个 管脚 connects 这 PLL 过滤 为 500k(mfm)250k(fm) bs 至 ground 这个 是 一个 低
阻抗 打开 流 output
过滤 40 38 这个 管脚 是 这 输出 的 这 承担 打气 和 这 输入 至 这 VCO 一个 或者 更多 过滤
是 连结 在 这个 管脚 和 这 GNDA FGND250 和 FGND500 pins
GNDA 39 37 这个 管脚 是 这 相似物 地面 为 这 数据 separator 包含 所有 primary 和 secondary
PLLs 和 延迟 lines
GNDB 27 25 这个 管脚 是 这 数字的 地面 为 这 12 毫安 微处理器 接口 buffers 这个
包含 D0–D7 INT 和 DRQ
GNDC 36 34 这个 管脚 是 这 数字的 地面 为 这 controller’s 数字的 logic 包含 所有 内部的 registers
微观的-engine etc
GNDD 2 48 这个 管脚 是 这 数字的 地面 为 这 disk 接口 输出 drivers
HD SEL 9 7 这个 输出 确定 这个 disk 驱动 head 是 active 低
e
Head 1 打开 (高)
e
Head 0 这个 是 一个 高 驱动 打开 流 output
INDEX 11 9 这个 起作用的 低 施密特 输入 信号 这 beginning 的 一个 track
INT 34 32 起作用的 高 输出 至 信号 那 一个 运作 需要 这 注意 的 这
microprocessor 这 action 必需的 取决于 在 这 电流 函数 的 这 controller
这个 信号 是 使能 当 D3 的 这 驱动 控制 寄存器 是 set
3