DS2153Q
5 的 52
管脚 描述
表格 1-1
管脚 标识 类型 描述
1
2
3
4
AD4
AD5
AD6
AD7
i/o
地址/数据 总线
. 一个 8-位 多路复用 地址/数据 总线.
5
RD
(ds)
I
读 输入 (数据 strobe)
.
6
CS
I
碎片 选择
. 必须 是 低 至 读 或者 写 这 端口.
7ale(作) I
地址 获得 使能 (地址 strobe)
. 一个 积极的 going 边缘
serves todemultiplex the bus.
8
WR
(r/
W
)
I
写 输入 (读/写)
.
9RLINKO
receive link 数据
. 输出 这 全部 receive 数据 stream 包含
the s一个 位s.看 section 13 fortimingdetails.
10 RLCLK O
receive link 时钟
. 4 khz 至 20 khz 要求 时钟 为 这 rlink
输出; 控制 用 rcr2. 看 部分 13 为 timing details.
11 DVSS -
数字的 信号 地面
.0.0 volts.Should 是 tiedtolocal ground
平面.
12 RCLK O
receive 时钟
. recovered 2.048 mhz 时钟.
13 RCHCLK O
receive 频道 时钟
. 256 khz 时钟 这个 脉冲 高 在
这 lsb 的 各自 频道. 有用的 为 并行的 至 串行 转换 的
频道 d在一个.看 section 13 fortimingdetails.
14 RSER O
receive 串行 数据
. received nrz 串行 数据, updated 在 rising
edges 的 rclk 或者 sysclk.
15 RSYNC i/o
receive 同步
. 一个 提取 脉冲波, 一个 rclk 宽, 是 输出 在 这个
管脚 这个 identifies 也 框架 (rcr1.6=0) 或者 multiframe
boundaries (rcr1.6=1). 如果 这 elastic store 是 使能 通过 这
rcr2.1, 然后 这个 管脚 能 是 使能 至 是 一个 输入 通过 rcr1.5 在
这个 一个 框架 boundary 脉冲波 是 applied.See section 13 for timing
details.
16 rlos/lotc O
receive 丧失 的 同步/丧失 的 transmit 时钟
. 一个 双 函数
output.If tCR2.0=0,将 toggle high 当 thesynchronizer是
searchingforthe e1 框架 和 multiframe; 如果 tcr2.0=1,将 toggle
高 如果 这 tclk 管脚 有 不 toggled 为 5
µ
s.
17 SYSCLK I
系统 时钟
. 1.544 mhz 或者 2.048 mhz 时钟. 仅有的 使用 当
这 elastic store 功能 是 使能 通过 rcr2.1. 应当 是 系
低 在 产品 那 做 不 使用 这 elastic store. 如果 系 高 为 在
least 100
µ
s,将 force 所有 outputpins (includingthe parallel port)to
3-状态.