DS2153Q
7 的 52
管脚 标识 类型 描述
33 TCHBLK O
transmit 频道 块
. 一个 用户-可编程序的 输出 那 能 是
强迫 高 或者 低 在 任何 的 这 32 e1 途径. 有用的 为
blocking clocks 至 一个 串行 uart 或者 lapd 控制 在
产品 在哪里 不 所有 e1 途径 是 使用, 此类 作 fractional
e1, 384 kbps 维护 (h0), 1920 kbps (h12), 或者 isdn-pri. 也
有用的 为 locating 单独的 途径 在 漏出-和-insert
applications.See section 13 fortimingdetails.
34 TLCLK O
transmit link 时钟
. 4 khz 至 20 khz 要求 时钟 为 这
TLInk 输入; controlled用 tcr2.看 section 13fortiming
details.
35 TLINK I
transmit link 数据
.If 使能,this p在 will 是 抽样 on the
下落 边缘 of tclk toinsertthe s一个 位s see section 13 fortiming
details.
36 TSYNC i/o
transmit 同步
.一个 脉冲波 在this p在 将 establish eitherframe or
multiframe boundaries 为 这 ds2153q. 通过 tcr1.1, 这 ds2153q
能 是 编写程序 至 输出 也 一个 框架 或者 multiframe 脉冲波 在
this 管脚.看 section 13 fortimingdetails.
37 DVDD -
数字的 积极的 供应
. 5.0 伏特. 应当 是 系 至 rvdd 和
tvdd 管脚.
38 TCLK I
transmit 时钟
. 2.048 mhz primary 时钟. 需要 为 恰当的
oper在ion of the parallel control port.
39 TSER I
transmit 串行 数据
.Transmitnrz 串行 d在一个,sampled on the
下落 edge of tclk.
40 TCHCLK O
transmit 频道 时钟
. 256 khz 时钟 这个 脉冲 高 在
这 lsb 的 各自 频道. 有用的 为 并行的 至 串行 转换 的
频道 d在一个.看 section 13 fortimingdetails.
41
42
43
44
AD0
AD1
AD2
AD3
i/o
地址/数据 总线
. 一个 8-位 多路复用 地址/数据 总线.