ds89c430/ds89c440/ds89c450 过激-高-速 flash 微控制器
3 的 48
便条 1:
规格 至 -40°c 是 有保证的 用 设计 和 不 生产 测试.
便条 2:
所有 电压 是 关联 至 地面.
便条 3:
这 用户 应当 便条 那 这个 部分 是 测试 和 有保证的 至 运作 向下 至 4.5v (10%) 和 那 v
RST
(最小值) 是 指定 在下
那 要点. 这个 indicates 那 那里 是 一个 范围 的 电压 [(v
最小值
至 v
RST
(最小值)] 在哪里 这 处理器's 运作 是 不 有保证的, 但是
这 重置 trip 要点 有 不 被 reached. 这个 应当 不 是 一个 公布 在 大多数 产品, 但是 应当 是 考虑 当 proper
运作 必须 是 maintained 在 所有 时间. 为 这些 产品, 它 将 是 desirable 至 使用 一个 更多 精确 外部 重置.
便条 4:
当 这 规格 为 v
PFW
和 v
RST
overlap, 这 设计 的 这 硬件 制造 它 所以 这个 是 不 可能. 在里面 这 范围
给, 那里 是 有保证的 分离 在 这些 二 电压.
便条 5:
起作用的 电流 是 量过的 和 一个 33mhz 时钟 源 驱动 xtal1, v
CC
= rst = 5.5v. 所有 其它 管脚 是 disconnected.
便条 6:
空闲 模式 电流 是 量过的 和 一个 33mhz 时钟 源 驱动 xtal1, v
CC
= 5.5v, rst 在 地面. 所有 其它 管脚 是
disconnected.
便条 7:
停止 模式 是 量过的 和 xtal 和 rst grounded, v
CC
= 5.5v. 所有 其它 管脚 是 disconnected.
便条 8:
rst = 5.5v. 这个 情况 mimics 这 运作 的 管脚 在 i/o 模式.
便条 9:
在 一个 0-至-1 转变, 一个 一个 shot 驱动 这 端口 hard 为 二 时钟 循环. 这个 度量 reflects 一个 端口 管脚 在 transition
模式.
便条 10:
当 寻址 外部 记忆.
便条 11:
有保证的 用 设计.
便条 12:
端口 1, 2, 和 3 源 转变 电流 当 牵引的 向下 externally. 这 电流 reaches 它的 最大 在 大概 2v.
便条 13:
rst = 5.5v. 端口 0 是 floating 在 重置 和 当 在 这 逻辑-高 状态 在 i/o 模式.
便条 14:
这个 端口 是 一个 弱 地址 支持 获得 在 总线 模式. 顶峰 电流 occurs near 这 输入 转变 要点 的 这 支持 获得在
大概 2v.