Resynchronization
(持续)
锁 管脚 它自己 至 控制 这 同步 要求 的 这 Serializer
(sync1 或者 sync2). 在 这 时间 的 发行, 其它 比 这
ds92lv1210, 所有 其它 Deserializers 从 国家的 semicon-
ductor 有 随机的 锁 能力. 这个 特性 做 不
需要 这 系统 用户 至 send 同步 patterns 在之上 丧失 的
锁. 不管怎样, 锁 时间 能 仅有的 是 有保证的 和 trans-
使命 的 同步 patterns. 双 同步 管脚 是 提供 为
多样的 控制 在 一个 multi-漏出 应用.
Powerdown
这 Powerdown 状态 是 一个 低 电源 睡眠 模式 那 这
Serializer 和 Deserializer 将 使用 至 减少 电源 当
非 数据 是 正在 transferred. 这 设备 enters Powerdown
当 这 PWRDN 管脚 是 驱动 低 在 这 serializer. 在
powerdown, 这 PLL stops 和 这 输出 go 在 触发-
状态, disabling 加载 电流 和 减少 供应 电流
在 这 milliamp 范围. 至 exit powerdown, PWRDN 必须
是 驱动 高.
两个都 这 Serializer 和 Deserializer 必须 reinitialize 和
resynchronize 在之前 数据 能 是 transferred. 这 deserial-
izer 将 initialize 和 assert 锁 高 直到 它 是 锁 至 这
总线 LVDS 时钟.
触发-状态
为 这 serializer, 触发-状态 是 entered 当 这 DEN 管脚
是 驱动 低. 这个 将 触发-状态 两个都 驱动器 输出 管脚
(do+ 和 do−). 当 DEN 是 驱动 高, 这 serializer 将
返回 至 这 previous 状态 作 长 作 所有 其它 控制 管脚
仍然是 静态的 (sync1, sync2, pwrdn, tclk_r/f).
订货 信息
顺序 号码 NSID 函数 包装
DS92LV1021AMSA Serializer MSA28
DS92LV1021A
www.国家的.com3