脉冲 是 正在 使用. 为 64 kHz 运作, 这
框架 同步 脉冲 必须 是 保持 低 为 一个 最小
的 160 ns (看 图 1). 这 D
X
触发-状态 输出
缓存区 是 使能 和 这 rising 边缘 的 FS
X
或者 这
rising 边缘 的 BCLK
X
, whichever comes 后来的, 和
这 第一 位 clocked 输出 是 这 sign 位. 这 下列的
七 BCLK
X
rising edges 时钟 输出 这 remaining
七 位. 这 D
X
输出是 无能 用 这 下落
BCLK
X
边缘 下列的 这 eighth rising 边缘, 或者 用
FS
X
going低, whichevercomes 后来的. 一个 rising 边缘
在 这 receive 框架 同步 脉冲波, FS
R
, 将 导致 这
PCM 数据 在 D
R
至 是 latched 在 在 这 next 第八
下落 edges 的 BCLK
R
(bclk
x
在 同步的
模式). 两个都 设备 将 utilize 这 长 框架 同步
脉冲波 在 同步的 或者 异步的模式.
TRANSMIT 部分
这 transmit部分输入 是 一个 运算的放大器
和 provision 为 增益调整使用 二 外部
电阻器,看图示4. 这 低 噪音和宽 带宽-
宽度 准许 增益 在 excess 的 20 dB 横过 这
音频的 passband 至 是 认识到. 这 运算 放大 驱动
一个 统一体 增益 过滤 consisting 的 RC 起作用的 前-过滤,
followed 用 一个 eighth 顺序 切换-电容
通带 过滤 直接地 驱动 这 encoder 样本-
和-支撑 电路. 这 一个/d 是 的 companding 类型 交流-
cording 至 一个-law (etc5067 和 etc5067-x) 或者
µ
-
law (etc5064 和 etc5064-x) 编码 conven-
tions. 一个 精确 电压 涉及 是 修整 在
制造 至 提供 一个 输入 在 加载 (t
最大值
)
的 nominally 2.5v 顶峰 (看 表格 的 传递
特性). 这 FS
X
框架 同步 脉冲波 控制
这 抽样 的 这filer 输出,和 然后这 succes-
sive-approximationencoding循环begins.这8-位
代号 是 然后 承载 在 一个 缓存区 和 shifted 输出
通过D
X
在这 next FS
X
脉冲波. 这 总的 encoding
延迟将 是 大概 165
µ
s (预定的 至 这 trans-
mit 过滤) 加 125
µ
s (预定的 至 encoding 延迟), 这个
totals 290
µ
s. 任何 补偿 电压 预定的 至 这 过滤 或者
比较器 是 cancelled 用 sign 位 integration.
RECEIVE 部分
这 receive 部分 组成 的 一个 expanding DAC
这个 驱动 一个 fifth 顺序 切换-电容 低
通过 过滤 clocked 在 256khz. 这 解码器是 一个-law
(etc5067 和 etc5067-x) 或者
µ
–law (etc5064
和 etc5064-x) 和 这 5 th 顺序 低 通过 过滤
corrects 为 这 sin x/x attenuation 预定的 至 这 8kHz
样本 和 支撑. 这 过滤 是 然后 followed 用 一个 2
nd 顺序 RC 起作用的 邮递-过滤 和 电源 放大器
有能力 的 驱动 一个 600
Ω
加载 至 一个 水平的 的 7.2dbm.
这 receive 部分 是 统一体-增益. 在之上 这 oc-
curence 的 FS
R
, 这 数据 在 这 D
R
输入 是 clocked
在 在 这 下落 边缘 的 这 next 第八 BCLK
R
(bckl
X
) 时期.在 这 终止的这 解码器时间 slot,
这 解码 循环 begins, 和 10
µ
s 后来的 这 de-
coder DAC 输出是 updated.这 总的 解码器 de-
lay 是 about10
µ
s (解码器 向上-日期) 加 110
µ
s (fil-
ter 延迟) 加 62.5
µ
s (1/2 框架), 这个 给 ap-
proximately 180
µ
s.
RECEIVE 电源 放大器
二 反相的 模式 电源 放大器 是 提供
为 直接地 驱动 一个 matched 线条 接口 trans-
former. 这 增益 的 这 第一 电源 放大器 能 是
调整至 boost这
±
2.5v顶峰输出信号 从
这 receive 过滤 向上
±
3.3v 顶峰 在 一个 不平衡
300
Ω
加载,或者
±
4.0v 在 一个 不平衡15k
Ω
加载.
这 第二 电源 放大器 是 内部 连接
在 统一体-增益 反相的 模式 至 给 6dB 的 信号
增益为 保持平衡 负载. 最大 电源 转移 至
一个 600
Ω
subscriber 线条 末端 是 得到 用
differientially 驱动 一个 保持平衡 变压器 和 一个
√
2
: 1 转变 比率, 作 显示 在 图示 4. 一个 总的 顶峰
电源 的 15.6dbm 能 是 delivered 至 这 加载 加
末端. 两个都 电源 放大器 能 是 powered
向下independentlyfrom 这 PDN 输入 用连接-
ing 这 VPI 输入 至 V
BB
节省 大概 12
mW 的 电源.
绝对 最大 比率
标识 参数 值 单位
V
CC
V
CC
至 GNDA 7 V
V
BB
V
BB
至 GNDA -7 V
V
在
,v
输出
电压 在 任何 相似物 输入 或者 输出 V
CC
+0.3 至 V
BB
-0.3 V
电压 在 任何 数字的 输入 或者 输出 V
CC
+0.3 至 GNDA -0.3 V
T
oper
运行 温度 范围:
etc5064/67
etc5064-x/67-x
-25 至 +125
-40 至 +125
°
C
°
C
T
stg
存储 温度 范围 -65 至 +150
°
C
含铅的 温度 (焊接, 10 秒) 300
°
C
ETC5064 - etc5064-x - ETC5067 - etc5067-x
5/18