CAT24FC02
4
doc. 非. 1072, rev. g
© 2005 用 catalyst 半导体, 公司
特性 主题 至 改变 没有 注意
函数的 描述
这 cat24fc02 支持 这 i
2
c 总线 数据 传递
协议. 这个 inter-整体的 电路 总线 协议 定义
任何 设备 那 发送 数据 至 这 总线 至 是 一个 传输者
和 任何 设备 接到 数据 至 是 一个 接受者. 数据
转移 是 控制 用 这 主控 设备 这个
发生 这 串行 时钟 和 所有 开始 和 停止
情况 为 总线 进入. 这 cat24fc02 运作 作
一个 从动装置 设备. 两个都 这 主控 和 从动装置 设备 能
运作 作 也 传输者 或者 接受者, 但是 这 主控
设备 控制 这个 模式 是 使活动. 一个 最大 的
8 设备 将 是 连接 至 这 总线 作 决定 用
这 设备 地址 输入 a0, a1, 和 a2.
管脚 描述
scl:
串行 时钟
这 cat24fc02 串行 时钟 输入 管脚 是 使用 至 时钟 所有
数据 transfers 在 或者 输出 的 这 设备. 这个 是 一个 输入
管脚.
sda:
串行 数据/地址
这 cat24fc02 双向的 串行 数据/地址 管脚 是
使用 至 转移 数据 在 和 输出 的 这 设备. 这 sda
管脚 是 一个 打开 流 输出 和 能 是 线-ored 和
其它 打开 流 或者 打开 集电级 输出.
a0, a1, a2:
设备 地址 输入
这些 输入 设置 设备 地址 当 cascading 多样的
设备. 一个 最大 的 第八 设备 能 是 倾泻
当 使用 这 设备.
wp:
写 保护
这个 输入, 当 系 至 地, 准许 写 行动 至
这 全部 记忆. 为 cat24fc02 当 这个 管脚 是 系
至 v
CC
, 这 全部 排列 的 记忆 是 写 保护.
当 left floating, 记忆 是 unprotected.
开始 位
SDA
停止 位
SCL
图示 3. 开始/停止 定时
图示 2. 写 循环 定时
t
WR
停止
情况
开始
情况
地址
ACK8th 位
字节 n
SCL
SDA
t
高
SCL
sda 在
sda 输出
t
低
t
F
t
低
t
R
t
BUF
t
su:sto
t
su:dat
t
hd:dat
t
hd:sta
t
su:sta
t
AA
t
DH
图示 1. 总线 定时