首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:306525
 
资料名称:SST49LF040
 
文件大小: 724.56K
   
说明
 
介绍:
4 Mbit LPC Flash
 
 


: 点此下载
  浏览型号SST49LF040的Datasheet PDF文件第5页
5
浏览型号SST49LF040的Datasheet PDF文件第6页
6
浏览型号SST49LF040的Datasheet PDF文件第7页
7
浏览型号SST49LF040的Datasheet PDF文件第8页
8

9
浏览型号SST49LF040的Datasheet PDF文件第10页
10
浏览型号SST49LF040的Datasheet PDF文件第11页
11
浏览型号SST49LF040的Datasheet PDF文件第12页
12
浏览型号SST49LF040的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
进步 信息
4 mbit lpc flash
SST49LF040
9
©2001 硅 存储 技术, 公司 s71213-00-000 11/01 562
模式 选择
这 sst49lf040 flash 记忆 设备 能 运作 在
二 distinct 接口 模式: 这 lpc 模式 和 这 paral-
lel 程序编制 (pp) 模式. 这 模式 管脚 是 使用 至 设置
这 接口 模式 选择. 如果 这 模式 管脚 是 设置 至 逻辑
高, 这 设备 是 在 pp 模式; 当 如果 这 模式 管脚 是 设置
低, 这 设备 是 在 这 lpc 模式. 这 模式 选择
管脚 必须 是 配置 较早的 至 设备 运作. 这 模式
管脚 是 内部 牵引的 向下 如果 这 管脚 是 left unconnected. 在
lpc 模式, 这 设备 是 配置 至 它的 host 使用 stan-
dard lpc 接口 协议. 交流 在 host
和 这 sst49lf040 occurs 通过 这 4-位 i/o communica-
tion 信号, lad [3:0] 和 lframe#. 在 pp 模式, 这
设备 是 编写程序 通过 一个 11-位 地址 和 一个 8-位
数据 i/o 并行的 信号. 这 地址 输入 是 multi-
plexed 在 行 和 column 选择 用 控制 信号 r/c#
管脚. 这 行 地址 是 编排 至 这 高等级的 内部的
地址, 和 这 column 地址 是 编排 至 这
更小的 内部的 地址. 看 图示 1, 这 设备 mem-
ory 编排, 为 地址 assignments.
lpc 模式
CE#
这 ce# 管脚, 使能 和 使不能运转 这 sst49lf040, con-
trolling 读 和 写 进入 的 这 设备. 至 使能 这
sst49lf040, 这 ce# 管脚 必须 是 驱动 低 一个 时钟
循环 较早的 至 lframe# 正在 驱动 低. ce# 必须
仍然是 起作用的 低 在 内部的 写 (擦掉 或者 程序)
行动. 这 设备 将 enter 这 备用物品 模式 当
内部的 写 行动 是 完成 和 ce# 是 高.
LFRAME#
这 lframe# signifies 这 星t 的 一个 框架 或者 这 termina-
tion 的 一个 broken 框架. asserting lframe# 为 一个 或者
更多 时钟 循环 和 驱动 一个 有效的 开始 值 在
lad[3:0] 将 initiate 设备 运作. 这 设备 将 enter
这 备用物品 模式 当 内部的 行动 是 完成
和 lframe# 是 高.
设备 记忆 硬件 写 保护
这 顶 激励 锁 (tbl#) 和 写 保护 (wp#) 管脚
是 提供 为 硬件 写 保护 的 设备 mem-
ory 在 这 sst49lf040. 这 tbl# 管脚 是 使用 至 写 pro-
tect 16 激励 sectors (64 kbyte) 在 这 最高的 记忆
地址 范围 为 这 sst49lf040. wp# 管脚 写 pro-
tects 这 remaining sectors 在 这 flash 记忆.
一个 起作用的 低 信号 在 这 tbl# 管脚 阻止 程序 和
擦掉 行动 的 这 顶 激励 sectors. 当 tbl# 管脚 是
使保持 高, 这 写 保护 的 这 顶 激励 sectors 是 dis-
abled. 这 wp# 管脚 serves 这 一样 函数 为 这
remaining sectors 的 这 设备 记忆. 这 tbl# 和
wp# 管脚 写 保护 功能 运作 independently
的 一个 另一.
两个都 tbl# 和 wp# 管脚 必须 是 设置 至 它们的 必需的 pro-
tection states 较早的 至 星ting 一个 程序 或者 擦掉 opera-
tion. 一个 逻辑 水平的 改变 occurring 在 这 tbl# 或者 wp# 管脚
在 一个 程序 或者 擦掉 运作 可以 导致 unpre-
dictable 结果.
重置
一个 v
IL
在 init# 或者 rst# 管脚 initiates 一个 设备 重置. init#
和 rst# 管脚 有 这 一样 函数 内部. 它 是
必需的 至 驱动 init# 或者 rst# 管脚 低 在 一个 系统
重置 至 确保 恰当的 cpu initialization. 在 一个 读
运作, 驱动 init# 或者 rst# 管脚 低 deselects 这
设备 和 places 这 输出 驱动器, lad[3:0], 在 一个 高-
阻抗 状态. 这 重置 信号 必须 是 使保持 低 为 一个
minimal 持续时间 的 时间 t
RSTP
. 一个 重置 latency 将 出现 如果
一个 重置 程序 是 执行 在 一个 程序 或者 擦掉
运作. 看 表格 14, 重置 定时 参数, 为
更多 信息. 一个 设备 重置 在 一个 起作用的 程序
或者 擦掉 将 abort 这 运作 和 记忆 内容 将
变为 invalid 预定的 至 数据 正在 改变 或者 corrupted 从
一个 incomplete 擦掉 或者 程序 运作.
设备 运作
这 lpc 模式 使用 一个 5-信号 交流 接口, 一个
4-位 地址/数据 总线, lad[3:0], 和 一个 控制 line,
lframe#, 至 控制 行动 的 这 sst49lf040.
循环 类型 行动 此类 作 记忆 读 和 记忆
写 是 定义 在 intel 低 管脚 计数 接口 specifi-
cation, 修订 1.0. 电子元件工业联合会 标准 sdp (软件
数据 保护) 程序 和 擦掉 commands
sequences 是 组成公司的 在 这 标准 lpc mem-
ory 循环. 看 图示 12 通过 图示 17 定时 dia-
grams 为 command sequences.
lpc 信号 是 transmitted 通过 这 4-位 地址/数据 总线
(lad[3:0]), 和 follow 一个 particular sequence, 取决于 在
whether 它们 是 读 或者 写 行动. 这 标准
lpc 记忆 循环 是 定义 在 表格 18.
两个都 lpc 读 和 写 行动 星t 在 一个 类似的 方法
作 显示 在 计算数量 10 和 11 定时 图解. 这 host
(这个 是 这 期 使用 here 至 describe 这 设备 驱动
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com