飞利浦 半导体 产品 规格
74f373/74f374latch/flip-flop
12月 5, 1994
7
交流 建制 (所需的)东西
限制
T
amb
= +25
°
C T
amb
= 0
°
c 至 +70
°
C
标识 参数 测试 V
CC
= +5.0v
V
CC
= +5.0v
±
10%
单位
情况 C
L
= 50pf, r
L
= 500
Ω
C
L
= 50pf, r
L
= 500
Ω
最小值 典型值 最大值 最小值 最大值
t
su
(h)
t
su
(l)
建制 时间, 高 或者 低 水平的
dn 至 e
波形 4
0
1.0
0
1.0
ns
t
h
(h
)
t
h
(
L
)
支撑 时间, 高 或者 低 水平的
dn 至 e
74F373
波形 4
3.0
3.0
3.0
3.0
ns
t
w
(h) e 脉冲波 宽度, 高 波形 1 3.5 4.0 ns
t
su
(h)
t
su
(l)
建制 时间, 高 或者 低 水平的
dn 至 cp
波形 5
2.0
2.0
2.0
2.0
ns
t
h
(h
)
t
h
(
L
)
支撑 时间, 高 或者 低 水平的
dn 至 cp
74F374
波形 5
0
0
0
0
ns
t
w
(h)
t
w
(l)
cp 脉冲波 宽度,
高 或者 低
波形 5
3.5
4.0
3.5
4.0
ns
交流 波形
为 所有 波形, v
M
= 1.5v.
这 shaded areas 表明 当 这 输入 是 permitted 至 改变 为
predictable 输出 效能.
CP
V
M
V
M
V
M
t
w
(h)
1/f
最大值
V
M
V
M
t
PHL
t
w
(l)t
PLH
Qn
SF00258
波形 1. 传播 延迟 为 时钟 输入 至 输出,
时钟 脉冲波 widths, 和 最大 时钟 频率
t
PHL
EV
M
V
M
V
M
t
w
(h)
V
M
V
M
Qn
t
PLH
SF00259
波形 2. 传播 延迟 为 使能 至 输出
和 使能 脉冲波 宽度
Dn
V
M
V
M
V
M
V
M
t
PHL
t
PLH
Qn
SF00260
波形 3. 传播 延迟 为 数据 至 输出
V
M
V
M
V
M
V
M
V
M
V
M
t
su
(l) t
h
(l)
t
su
(h) t
h
(h)
E
Dn
SF00261
波形 4. 数据 建制 时间 和 支撑 时间