ad8802/ad8804
rev. 0
–6–
小时 的 运作 在 150
°
C
0.04
–0.04
0
–0.02
0.02
0
600200 300 500
V
DD
= +4.5v
V
REF
= +4.5v
ss = 176 pcs
x
+ 2
σ
改变 在 全部-规模 错误 – lsb
x
x
– 2
σ
100
400
图示 13. 全部-规模 错误 accelerated 用 烧-在
小时 的 运作 在 150
°
C
1.0
–1.0
0
–0.5
0.5
输入 阻抗 逐渐变化 – k
Ω
0
600200 300 400
V
DD
= +4.5v
V
REF
= +4.5v
代号 = 55
H
ss = 176 pcs
x
+ 2
σ
x
x
– 2
σ
100
500
图示 14. ref 输入 阻抗 accelerated 用 烧-在
运作
这 ad8802/ad8804 提供 twelve 途径 的 程序-
mable 电压 输出 调整 能力. changing 这 pro-
grammed 输出 电压 的 各自 dac 是 accomplished 用
clocking 在 一个 12-位 串行 数据 文字 在 这 sdi (串行 数据
输入) 管脚. 这 format 的 这个 数据 文字 是 四 地址 位,
msb 第一, followed 用 8 数据 位, msb 第一. 表格 i 提供
这 串行 寄存器 数据 文字 format. 这 ad8802/ad8804 有
这 下列的 地址 assignments 为 这 地址 decode 这个
确定 这 location 的 这 dac 寄存器 接到 这 串行
寄存器 数据 在 位 b7 通过 b0:
dac# = 一个
3
×
8
+ 一个
2
×
4
+ 一个
1
×
2
+ 一个
0
+
1
dac 输出 能 是 changed 一个 在 一个 时间 在 随机的 se-
quence. 这 快 串行-数据 加载 的 33 mhz 制造 它 pos-
sible 至 加载 所有 12 dacs 在 作 little 时间 作 4.6
µ
s (13
×
12
×
30 ns). 这 精确的 定时 (所需的)东西 是 显示 在 图示 15.
表格 i. 串行-数据 文字 format
地址 数据
B11 B10 B9 B8 B7 B6 B5 B4 B3 B2 B1 B0
A3 A2 A1 A0 D7 D6 D5 D4 D3 D2 D1 D0
MSB LSB MSB LSB
2
11
2
10
2
9
2
8
2
7
2
6
2
5
2
4
2
3
2
2
2
1
2
0
这 ad8802 提供 一个 midscale preset 使活动 用 这
RS
管脚
simplifying 最初的 设置 情况 在 第一 电源-向上. 这
ad8804 有 两个都 一个 v
REFH
和 一个 v
REFL
管脚 至 establish indepen-
dent 积极的 全部-规模 和 零-规模 settings 至 优化 reso-
lution. 两个都 部分 提供 一个 电源 关闭
SHDN
这个 places
这 dac 结构 在 一个 零 电源 消耗量 状态 结果
在 仅有的 泄漏 电流 正在 consumed 从 这 电源 供应
和 v
REF
输入. 在 关闭 模式 这 dacx 寄存器 settings
是 maintained. 当 returning 至 运算的 模式 从
电源 关闭 这 dac 输出 返回 至 它们的 previous volt-
age settings.
A2 A1 A0 D7 D6 D5 D4 D3 D2 D1 D0
dac 寄存器 加载
1
0
1
0
1
0
+5V
0V
SDI
CLK
CS
V
输出
图示 15a. 定时 图解
一个
X
或者 d
X
一个
X
或者 d
X
1
0
1
0
1
0
+5V
0V
SDI
(数据 在)
CLK
CS
V
输出
±
1/2 lsb
±
1/2 lsb 错误 带宽
t
CSH
t
CL
t
CSS
t
DS
t
DH
t
CS1
detail 串行 数据 输入 定时 (
RS
= "1")
t
CSW
t
CH
t
S
图示 15b. detail 定时 图解
t
S
t
RS
±
1 lsb
±
1 lsb 错误 带宽
1
0
+5V
2.5v
RS
V
输出
重置 定时
图示 15c. 重置 定时 图解